特别是周期开关性工作的器件
发布时间:2017/6/22 20:01:31 访问次数:527
【处理措施】
将0.1uF电容改成0.01uF电容,并保证平均每个电源引脚有一个以上去耦电容(经验值是1.5个),并在PCB布局上靠近电源引脚处放置。 M25P32-VMF6TP
【思考与启示】
(1)器件,特别是周期开关性工作的器件,其电源要进行去耦处理。
(2)电源去耦电容的选择要考虑被去耦器件的工作频率及其产生的谐波,不要什么器件都用0.1uF的电容,对各种器件的工作主频zO MHz以下的才建议用0.1uF的去耦电容,⒛MHz以上的器件用0.01uF的去耦电容或更小。
(3)当器件功耗较大时,可以考虑采用多个相同容值的电容并联。
(4)布局布线时要考虑引线电感,使得引线电感最小。
(5)对于有⒛M比以下频率,又有⒛MHz以上频率的复合电路,建议采用0.1uF与10OO pF并联的方式进行电源去耦。
【处理措施】
将0.1uF电容改成0.01uF电容,并保证平均每个电源引脚有一个以上去耦电容(经验值是1.5个),并在PCB布局上靠近电源引脚处放置。 M25P32-VMF6TP
【思考与启示】
(1)器件,特别是周期开关性工作的器件,其电源要进行去耦处理。
(2)电源去耦电容的选择要考虑被去耦器件的工作频率及其产生的谐波,不要什么器件都用0.1uF的电容,对各种器件的工作主频zO MHz以下的才建议用0.1uF的去耦电容,⒛MHz以上的器件用0.01uF的去耦电容或更小。
(3)当器件功耗较大时,可以考虑采用多个相同容值的电容并联。
(4)布局布线时要考虑引线电感,使得引线电感最小。
(5)对于有⒛M比以下频率,又有⒛MHz以上频率的复合电路,建议采用0.1uF与10OO pF并联的方式进行电源去耦。
上一篇:电源线上和地线上的噪声
热门点击
- 二氧化硅的湿法刻蚀
- 钨的刻蚀
- 氮化硅的干法刻蚀
- 以TEOs为硅源淀积sio2
- 埋层的制备
- 芯片互连技术
- 两平行导线之间的距离对其寄生电容的影响
- 目前市场上出现的BGA封装,按基板的种类
- WLR――硅片级可靠性测试
- 电子束光刻胶
推荐技术资料
- 业余条件下PCM2702
- PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]