位置:51电子网 » 技术资料 » 模拟技术

触发器的逻辑图和逻辑符号

发布时间:2014/12/25 20:49:29 访问次数:4825

   当CP=1,S=O,R=l时。这时D门输出SD =1,C门输出RD =0,也就是A40MX02-FPL68基本R-S触发器的第2行,触发器被置为O态。

   当CP=1,S=O,R=O时。因为SD =1,RD =1,所以触发器保持原态不变。

   当CP=1,S=l,R=l时。因为SD =0,RD =0,所以触发器输出状态不定。

   当CP=O,S和R是任意输入电平时,因为CP=O,使SD和RD都是1,所以触发器仍保持原状态不变。

   除了用S端和R端可以置1或置0外,由于钟控R-S触发器还有两个预置端SD和RD,它们平时都处于高电平。因此,如果在SD端加上低电平,就可使触发器置l;在RD端加上低电平,可使触发器置0,这个过程称为预置。

   由上述情况可知,钟控R-S触发器的功能和基本R-S触发器是相同的,不同的只是它用高电平触发(R、S端),而且必须是在CP脉冲到来时才能动作。

   D触发器。由于钟控R-S触发器仍存在着不定的输出状态,因此又通过改进,设计了一种新的触发器-D触发器。

       

   图3 -16是这种触发器的逻辑图和逻辑符号,它是在可控R-S触发器的输入端加上一个反相器构成的。它有两个输入端:一个CP输入端和一个D输入端。

   由逻辑图中可以看到,新加的反相器将输入R端的信号反相,因此它永远不会出现R、S端都是0或1的现象,所以就不会出现不定的输出状态。

   当CP=1,S=O,R=l时。这时D门输出SD =1,C门输出RD =0,也就是A40MX02-FPL68基本R-S触发器的第2行,触发器被置为O态。

   当CP=1,S=O,R=O时。因为SD =1,RD =1,所以触发器保持原态不变。

   当CP=1,S=l,R=l时。因为SD =0,RD =0,所以触发器输出状态不定。

   当CP=O,S和R是任意输入电平时,因为CP=O,使SD和RD都是1,所以触发器仍保持原状态不变。

   除了用S端和R端可以置1或置0外,由于钟控R-S触发器还有两个预置端SD和RD,它们平时都处于高电平。因此,如果在SD端加上低电平,就可使触发器置l;在RD端加上低电平,可使触发器置0,这个过程称为预置。

   由上述情况可知,钟控R-S触发器的功能和基本R-S触发器是相同的,不同的只是它用高电平触发(R、S端),而且必须是在CP脉冲到来时才能动作。

   D触发器。由于钟控R-S触发器仍存在着不定的输出状态,因此又通过改进,设计了一种新的触发器-D触发器。

       

   图3 -16是这种触发器的逻辑图和逻辑符号,它是在可控R-S触发器的输入端加上一个反相器构成的。它有两个输入端:一个CP输入端和一个D输入端。

   由逻辑图中可以看到,新加的反相器将输入R端的信号反相,因此它永远不会出现R、S端都是0或1的现象,所以就不会出现不定的输出状态。

热门点击

 

推荐技术资料

泰克新发布的DSA830
   泰克新发布的DSA8300在一台仪器中同时实现时域和频域分析,DS... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!