位置:51电子网 » 技术资料 » 集成电路

三态门与OC门的应用

发布时间:2014/7/12 12:59:42 访问次数:1013

   一、实验目的

   ①熟悉两种特殊的门电路:兰态门和()C门。

   ②了解“总线”结构的工作原理。

   二、实验原理

   数字系统中,XC17S20V08C-01X有时需要把两个或两个以上集成逻辑门的输出端连接起来,完成一定的逻辑功能。普通TTL门电路的输出端是不允许直接连接的。如图3.1所示是两个TTL门输出短路的情况。为简单起见,图中只画出了两个与非门的推拉式输出级。设门A处于截

止状态,若不短接,输出应为高电平;设门B应处于导通状态,若不短接,输出应为低电平。在把门A和门B的输出端作如图3.1所示连接后,从电源V。。经门A中导通的VT4、VD。和从门B中导通的VTs接地,有了一条通路,其不良后果如下。

   ①输出电平既非高电平,也非低电平,而是两者之间的某一值,导致逻辑功能混乱。

   ②上述通路导致输出级电流远远大于正常值(正常情况下VT4和VTs总有一个截止),导致功能剧增,发热增大,可能烧坏元件。

   图3.1普通TTL门电路输出端短接

        

   集电极开路门和三态门是两种特殊的TTI,电路,它们允许把输出端互相连接在一起使用。


   一、实验目的

   ①熟悉两种特殊的门电路:兰态门和()C门。

   ②了解“总线”结构的工作原理。

   二、实验原理

   数字系统中,XC17S20V08C-01X有时需要把两个或两个以上集成逻辑门的输出端连接起来,完成一定的逻辑功能。普通TTL门电路的输出端是不允许直接连接的。如图3.1所示是两个TTL门输出短路的情况。为简单起见,图中只画出了两个与非门的推拉式输出级。设门A处于截

止状态,若不短接,输出应为高电平;设门B应处于导通状态,若不短接,输出应为低电平。在把门A和门B的输出端作如图3.1所示连接后,从电源V。。经门A中导通的VT4、VD。和从门B中导通的VTs接地,有了一条通路,其不良后果如下。

   ①输出电平既非高电平,也非低电平,而是两者之间的某一值,导致逻辑功能混乱。

   ②上述通路导致输出级电流远远大于正常值(正常情况下VT4和VTs总有一个截止),导致功能剧增,发热增大,可能烧坏元件。

   图3.1普通TTL门电路输出端短接

        

   集电极开路门和三态门是两种特殊的TTI,电路,它们允许把输出端互相连接在一起使用。


上一篇:元件例化语句

上一篇:集电极开路门

相关技术资料
7-12三态门与OC门的应用

热门点击

 

推荐技术资料

DS2202型示波器试用
    说起数字示波器,普源算是国内的老牌子了,FQP8N60... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!