若电路板上既有高速数字电路
发布时间:2017/10/13 21:24:50 访问次数:344
若电路板上既有高速数字电路,又有线性模拟电路,应使它们尽量分开,而两者的地线不要相混, NCP1521BSNT1G分别与电源端地线相连,并要尽量加大线性电路的接地面积。
尽量加粗接地线
若接地线很细,接地电位则随电流的变化而变化,致使电子设备的参考电平不稳,抗干扰性能变坏。因此应将接地线尽量加粗,使它能通过至少三倍的PCB最大工作电流。如有可能,接地线的宽度应大于3mm。
将接地线构成闭环路
设计只由数字电路组成PCB的地线系统时,将接地线做成闭环,可以明显地提高PCB抗干扰能力。其原因在于:PCB上有很多集成电路元器件,尤其遇有耗电多的元器件时,因受接地线粗细的限制,会在地线上产生较大的电位差,引起抗干扰能力下降。若将接地构成环路,则会缩小电位差值,提高电子电器设备的抗干扰能力。
若电路板上既有高速数字电路,又有线性模拟电路,应使它们尽量分开,而两者的地线不要相混, NCP1521BSNT1G分别与电源端地线相连,并要尽量加大线性电路的接地面积。
尽量加粗接地线
若接地线很细,接地电位则随电流的变化而变化,致使电子设备的参考电平不稳,抗干扰性能变坏。因此应将接地线尽量加粗,使它能通过至少三倍的PCB最大工作电流。如有可能,接地线的宽度应大于3mm。
将接地线构成闭环路
设计只由数字电路组成PCB的地线系统时,将接地线做成闭环,可以明显地提高PCB抗干扰能力。其原因在于:PCB上有很多集成电路元器件,尤其遇有耗电多的元器件时,因受接地线粗细的限制,会在地线上产生较大的电位差,引起抗干扰能力下降。若将接地构成环路,则会缩小电位差值,提高电子电器设备的抗干扰能力。
上一篇:接地是控制干扰的重要方法
上一篇:对于数字电路优先使用地线网格
热门点击
- CVD是用来制备二氧化硅介质薄膜的主要工艺方
- 电子产品装配过程中常用的图纸有哪些?
- 载流子迁移率提高技术
- 薄层金属沉积需要良好的台阶覆盖性
- 天线距离地平面的高度应在规定的范围内变化
- 电流返回的最低阻抗通道并非是最短路径高
- 为避免高频信号通过PCB走线时产生电磁辐射
- 信号的边沿速率也是越来越快
- 工艺文件的管理要求
- 集成电路的识别与检测
推荐技术资料
- 业余条件下PCM2702
- PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]