位置:51电子网 » 技术资料 » 显示光电

扩频时钟抖动性能通常指周期至周期抖动

发布时间:2017/3/18 21:45:02 访问次数:486

   I/o缓冲器工作范围越大,缓冲区管理要求则越复杂。许多系统在数据源使用两个不同的时钟, ACS712ELCTR-30A-T如处理器和数据接收器(如外围设各)。由于时钟不同步,接收器需要缓冲接收到的数据以避免数据丢失。此外,接收器必须包括一些缓冲区管理协议,确保可对其时钟和源之间的率差进行调整。例如,接收器可能会忽略或在传输数据包中插入一些数据动态地调整率差。允许这些可选协议的I/0标准包括DDR2、DDR3、PCI、PCI-Ⅹ、PCI-Express、串行ATA、全缓冲内存模组等。近期的USB~s。0标准包括强制性的扩频时钟。其他类型的不包括具体的缓冲功能的I/0,一般不建议使用扩频时钟调制。


   扩频时钟抖动性能通常指周期至周期抖动。C2C抖动是指相对其相邻的周期,一个时钟信号的一个周期的变化。由于扩频时钟调制速率通常很低,所以扩频时钟对两个相邻周期的影响也非常相似。因此,扩频时钟调制对这些差异非常不敏感。这可确保C2C捕获高频偏移的抖动,并且排除扩频时钟感应抖动。因此,其可以有效地捕获时钟抖动对关键路径时序的影响。




   I/o缓冲器工作范围越大,缓冲区管理要求则越复杂。许多系统在数据源使用两个不同的时钟, ACS712ELCTR-30A-T如处理器和数据接收器(如外围设各)。由于时钟不同步,接收器需要缓冲接收到的数据以避免数据丢失。此外,接收器必须包括一些缓冲区管理协议,确保可对其时钟和源之间的率差进行调整。例如,接收器可能会忽略或在传输数据包中插入一些数据动态地调整率差。允许这些可选协议的I/0标准包括DDR2、DDR3、PCI、PCI-Ⅹ、PCI-Express、串行ATA、全缓冲内存模组等。近期的USB~s。0标准包括强制性的扩频时钟。其他类型的不包括具体的缓冲功能的I/0,一般不建议使用扩频时钟调制。


   扩频时钟抖动性能通常指周期至周期抖动。C2C抖动是指相对其相邻的周期,一个时钟信号的一个周期的变化。由于扩频时钟调制速率通常很低,所以扩频时钟对两个相邻周期的影响也非常相似。因此,扩频时钟调制对这些差异非常不敏感。这可确保C2C捕获高频偏移的抖动,并且排除扩频时钟感应抖动。因此,其可以有效地捕获时钟抖动对关键路径时序的影响。




热门点击

 

推荐技术资料

按钮与灯的互动实例
    现在赶快去看看这个目录卞有什么。FGA15N120AN... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!