字译码结构
发布时间:2016/7/6 22:14:19 访问次数:600
图2.3为一个简单的4×4位的MOs ROM。采用字译码方式,两位地址输入,经译码后, 输出4条选择线,每一条选中一个字,位线输出即为这个字的各位,即数据线。ACPF-7002-SG1G在图示的存储矩阵中,有的列连有MOs管,有的列没有连MOs管,这是在制造时由二次光刻版的图形(掩模)所决定的,所以把它叫做掩模式ROM。
在图2.3中,地址译码器为⒉4译码器,设译码输出1为有效,若地址信号A1A0=01,选中字线2,字线2为高电平,若有MOs管与其相连,如位线1和位线4,则相应的MOs管导通,于是位线输出为“0”;而位线2与位线3,没有MOS管与字线相连,则输出为“1”。由此可见,当某一字线被选中时,连有MOS管的位线输出为“0”;而没有MOs管相连的位线,输出为“1”。图2.3中的存储矩阵的内容见表2.2。
图⒉34×4位的MOs ROM图
图2.3为一个简单的4×4位的MOs ROM。采用字译码方式,两位地址输入,经译码后, 输出4条选择线,每一条选中一个字,位线输出即为这个字的各位,即数据线。ACPF-7002-SG1G在图示的存储矩阵中,有的列连有MOs管,有的列没有连MOs管,这是在制造时由二次光刻版的图形(掩模)所决定的,所以把它叫做掩模式ROM。
在图2.3中,地址译码器为⒉4译码器,设译码输出1为有效,若地址信号A1A0=01,选中字线2,字线2为高电平,若有MOs管与其相连,如位线1和位线4,则相应的MOs管导通,于是位线输出为“0”;而位线2与位线3,没有MOS管与字线相连,则输出为“1”。由此可见,当某一字线被选中时,连有MOS管的位线输出为“0”;而没有MOs管相连的位线,输出为“1”。图2.3中的存储矩阵的内容见表2.2。
图⒉34×4位的MOs ROM图
热门点击
- 漏感应势垒降低(DIBL)效应
- MOs管的Dummy
- Proteus Design suite软件
- MOs电容的能带和电荷分而
- 减弱热载流子注入效应的应对措施
- 恒定电压等比例缩小规则
- ROM中常数读取指令
- 栅介质按击穿时的情况,通常可分为以下两种
- 存储器芯片的选择
- 铜互连概述
推荐技术资料
- 单片机版光立方的制作
- N视频: http://v.youku.comN_sh... [详细]