- VHDL文本调用方式2008/10/13 0:00:00 2008/10/13 0:00:00
- 首先进入max+plus ii兆功能块定制管理器(如图1所示),并选择生成或修改一个定制的兆功能块(如图2所示);其次选择定制的功能块名称lpm_fifo,输出文件的格式vhdl,输出文...[全文]
- EDA的CPLD/FPGA+MCU系统联合调试设备的联接2008/10/13 0:00:00 2008/10/13 0:00:00
- cpld/fpga+mcu综合应用系统联合调试设备的联接示意图如图所示。 如图 联接示意图 欢迎转载,信息来自维库电子市场网(www.dzsc.com) ...[全文]
- RESULT的VHDL源程序2008/10/13 0:00:00 2008/10/13 0:00:00
- 边界判断器result模块是数据处理模块processor内部的一个子模块,其功能就是根据区分度阈值、四个滤波器的输出及其最大值进行边界的判断。其输入、输出端口如图1所示。 图1 ...[全文]
- COMPARE的VHDL源程序2008/10/13 0:00:00 2008/10/13 0:00:00
- 比较器compare模块是数据处理模块processor内部的一个子模块,其功能就是根据两个输入参数求出其最大值。其输入、输出端口如图1 所示。 图1 compare的输入、输出端...[全文]
- 系统的有关仿真/FIFO的仿真2008/10/13 0:00:00 2008/10/13 0:00:00
- 本次设计使用了altera lpm库中的csfifo,即cycle_shared_fifo。fifo用于与主处理器,如单片机或dsp进行数据接口。为了便于观察系统输出,调试过程中使用的fif...[全文]
- 系统的有关仿真/SIPO的仿真2008/10/13 0:00:00 2008/10/13 0:00:00
- (1)激励源:同步时钟及外部输入像素的灰度信息。 (2)期望结果:把串行数据转换为并行数据,而且输出的并行数据必须保持到第三个串行数据输入的时刻以前。 (3)仿真结果及分析:si...[全文]
- REFRESH的仿真2008/10/13 0:00:00 2008/10/13 0:00:00
- refresh模块在系统中的主要作用是实现像素处理窗口的更新。在每一时钟上升沿,并行提供三个输入像素。 (1)激励源:外部时钟clk及并行像素data0、data1、data2。 ...[全文]
- FILTER的仿真2008/10/13 0:00:00 2008/10/13 0:00:00
- 滤波器的本质是实现并行流水加法操作。在调试过程中,为了观察到实际的延时,输出信号直接来自流水加法器的输出,而非流水寄存器输出。所以存在部分毛刺。 (1)激励源:同步时钟(clk)及并行...[全文]
- RESULT及COMPARE的仿真2008/10/13 0:00:00 2008/10/13 0:00:00
- result的仿真结果如图1 所示;compare的仿真结果如图2 所示。 图1 result的仿真结果 图2 compare的仿真结果 欢迎转载,信息来自维库电子...[全文]
- PROCESSOR的仿真2008/10/13 0:00:00 2008/10/13 0:00:00
- 图1 是processor的仿真图,我们先计算图中四个方向滤波器的绝对值大小: h filter=422; v_filter=1950-1024=926 dr_filter=24...[全文]
- EDA中的电路PCB启动设计环境2008/10/13 0:00:00 2008/10/13 0:00:00
- prote1 99 se系统一共提供了7个设计环境(或称为设计系统),分别是原理图设计与编辑(sch)、印刷电路板设计与编辑(pcb)、原理图元件库编辑器(schlib)、印刷电路元件库编辑...[全文]
- EDA中的电路PCB有关重要操作2008/10/13 0:00:00 2008/10/13 0:00:00
- 1)元件库的装载 元件库的装载就是将设计中需要使用的元件所在的元件库从外存调入内存,以供设计中使用。其具体操作为:使用鼠标单击设计管理器中左端的browse sch选项卡,然后单击ad...[全文]
- EDA中的电路PCB原理图的设计实例2008/10/13 0:00:00 2008/10/13 0:00:00
- 利用晶振、电阻、电容、集成芯片74ls04、集成芯片4040等元器件设计一个能产生各种不同频率的方波信号的简易信号源,如图1所示。如图2是简易信号源电路原理图设计中的元件调用及布局、布线示意...[全文]
- EDA中的电路PCB生成网络表2008/10/13 0:00:00 2008/10/13 0:00:00
- 网络表是电路原理图设计与印刷电路板设计之间的一座桥梁,它是电路板自动布线的灵魂。网络表可以从电路原理图中获得,也可从印刷电路板中提取。 设计好电路原理图后,先进行电气规则检查(执行to...[全文]
- EDA中的电路PCB设计中的有关重要操作2008/10/13 0:00:00 2008/10/13 0:00:00
- 启动pcb编辑器→确定电路板的尺寸→装载封装元件库→装载网络表9元件布局、布线→自动/手动布线→查看3d视图。 1)电路板的尺寸的设定。设计pcb前,首先要设定电路板的尺寸/边框,其设...[全文]
- EDA中的电路PCB图的设计实例2008/10/13 0:00:00 2008/10/13 0:00:00
- 如图1是简易信号源电路的pcb图,如图2是简易信号源电路的pcb的3d图。 如图1 简易信号源电路的pcb图 如图2 简易信号源电路的pcb的3d图 欢迎转载,信息来自...[全文]
- EDA中的电路PCB的制作步骤2008/10/13 0:00:00 2008/10/13 0:00:00
- pcb的制作步骤为:打印菲林(菲林是用于打印pcb图的一种透明纸)→感光板曝光→显影(配置显影液→试板→显影)→腐蚀→打孔→焊接→表面处理,如图所示。 如图 create-pcb高...[全文]
- EDA中的电路PCB的菲林的打印2008/10/13 0:00:00 2008/10/13 0:00:00
- 在打印前请安装好create制板演示光盘自带的“prote199se6”汉化版(该汉化版在打印设置及操作方面特别方便),并假设打印机为hp1000,下面介绍一下菲林的打印过程中的有关操作。 ...[全文]
- LabVIEW的读取测量文件2008/9/25 0:00:00 2008/9/25 0:00:00
- “读取测量文件”express ⅵ位于函数选板“编程→文件i/o→读取测量文件”,图标和接线端如图1所示。 读取测量文件从基于文本的测量文件(.lvm)和二进制测量文件(.tdm或.t...[全文]