位置:51电子网 » 技术资料 » EDA/PLD

FILTER的仿真

发布时间:2008/10/13 0:00:00 访问次数:421

  滤波器的本质是实现并行流水加法操作。在调试过程中,为了观察到实际的延时,输出信号直接来自流水加法器的输出,而非流水寄存器输出。所以存在部分毛刺。

  (1)激励源:同步时钟(clk)及并行像素输入(qa,qb,qc,qd,qe,qf)。
  (2)期望结果:输出的数据之间满足sobel滤波关系式。
  (3)仿真结果及分析:图1 是它的仿真波形,由图中可以看出:
  因此仿真结果符合设计要求。同时我们可以看出,并行流水操作将带来输出的滞后(如箭头部分所示)。

  图1 filter的仿真结果

  欢迎转载,信息来源维库电子市场网(www.dzsc.com)



  滤波器的本质是实现并行流水加法操作。在调试过程中,为了观察到实际的延时,输出信号直接来自流水加法器的输出,而非流水寄存器输出。所以存在部分毛刺。

  (1)激励源:同步时钟(clk)及并行像素输入(qa,qb,qc,qd,qe,qf)。
  (2)期望结果:输出的数据之间满足sobel滤波关系式。
  (3)仿真结果及分析:图1 是它的仿真波形,由图中可以看出:
  因此仿真结果符合设计要求。同时我们可以看出,并行流水操作将带来输出的滞后(如箭头部分所示)。

  图1 filter的仿真结果

  欢迎转载,信息来源维库电子市场网(www.dzsc.com)



相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!