设计提示及可选元件
发布时间:2014/2/17 21:21:54 访问次数:503
(1)放大电路可由运算放大器pLA741实现,C3225CH1H473J波形的整形用集成比较器LM393构 成的滞回比较器完成。应保证整形前后两信号的相位差不变。
(2)异或门采用四一二输入异或门集成电路74LS386(或74LS86)。用示波器检查其输出是否反映了两信号的相位差。
(3)锁相环采用低频锁相环CD4046,其原理请参照相关教材。在设计时,应根据本设计题目的要求合理选择压控振荡器的定时电阻和电容,使其振荡频率在50×360 -180 kHz左右。环路滤波器采用简单的RC滤波器即可,截止频率应低于40 Hz。
(4)360分频电路可用三级计数器串接而成(5×6×12),用74LS90和74LS92即可实现。
(5)锁存器可用两片74LS273来实现。
(6)控制电路用以产生锁存器的锁存信号(即时钟信号)和计数器的清零信号。可用两级单稳电路,前者接受A的下降沿触发,产生一正脉冲CP;后者接受CP的下降沿,产生清零脉冲。
注:脉冲宽度应合适,不要影响下一个周期酌测量。
(1)放大电路可由运算放大器pLA741实现,C3225CH1H473J波形的整形用集成比较器LM393构 成的滞回比较器完成。应保证整形前后两信号的相位差不变。
(2)异或门采用四一二输入异或门集成电路74LS386(或74LS86)。用示波器检查其输出是否反映了两信号的相位差。
(3)锁相环采用低频锁相环CD4046,其原理请参照相关教材。在设计时,应根据本设计题目的要求合理选择压控振荡器的定时电阻和电容,使其振荡频率在50×360 -180 kHz左右。环路滤波器采用简单的RC滤波器即可,截止频率应低于40 Hz。
(4)360分频电路可用三级计数器串接而成(5×6×12),用74LS90和74LS92即可实现。
(5)锁存器可用两片74LS273来实现。
(6)控制电路用以产生锁存器的锁存信号(即时钟信号)和计数器的清零信号。可用两级单稳电路,前者接受A的下降沿触发,产生一正脉冲CP;后者接受CP的下降沿,产生清零脉冲。
注:脉冲宽度应合适,不要影响下一个周期酌测量。