整机设计组合
发布时间:2012/6/18 19:06:59 访问次数:678
这里给出两个完整的高频Z16C3220VSC合成信号发生器的设计框图,一个简单易做、不使用单片机即可完成,另一个则需要单片机指挥一切,功能也非常强大。
这是一个初级的10—60MHz高频信号发生器的整机及面板结构图,频段切换可以与编码开美自动同步。这也是笔者DIY的第一个合成信号源。
图19是一个1—500MHz射频信号源设计框图,采用单片机控制,1602液晶屏做显示,实现了完全的数字化。输出衰减器完全使用电调式的,它的输出分两个频段:1—60MHz段由DDS产生,最小步进频率可低至1Hz;10~500MHz由两个vco差频生成,最小步进频率为2kHz(依PLL设计而定)。在软件上努力一下的话,就可以把它设计成为一个带有扫频功能的信号源,配合外接的检波器和示波器,就是一套很好的扫频仪系统了。
这里给出两个完整的高频Z16C3220VSC合成信号发生器的设计框图,一个简单易做、不使用单片机即可完成,另一个则需要单片机指挥一切,功能也非常强大。
这是一个初级的10—60MHz高频信号发生器的整机及面板结构图,频段切换可以与编码开美自动同步。这也是笔者DIY的第一个合成信号源。
图19是一个1—500MHz射频信号源设计框图,采用单片机控制,1602液晶屏做显示,实现了完全的数字化。输出衰减器完全使用电调式的,它的输出分两个频段:1—60MHz段由DDS产生,最小步进频率可低至1Hz;10~500MHz由两个vco差频生成,最小步进频率为2kHz(依PLL设计而定)。在软件上努力一下的话,就可以把它设计成为一个带有扫频功能的信号源,配合外接的检波器和示波器,就是一套很好的扫频仪系统了。
热门点击