精心的PCB走线设计可以在很大程度上减少走线阻抗造成的骚扰
发布时间:2017/10/16 20:54:38 访问次数:1052
精心的PCB走线设计可以在很大程度上减少走线阻抗造成的骚扰。当频率超过数干赫兹时,RCL RCLAMP0504P.TCT导线的阻抗主要由导线的电感决定,细而长的回路走线呈现高电感(典型值为10nH凡m),其阻抗随频率增加而增加。减小走线电感有以下两种方法。
(1)尽量减小走线的长度,如果条件允许,尽量增加走线的宽度。
(2)使回线尽量与信号线平行并靠近。
在PCB布线时,应先确定元器件在板上的位置,然后布置地线、电源线,再安排高速信号线,最后考虑低速信号线。
元器件的位置应按电源电压、数字及模拟电路、速度快慢、电流大小等进行分组,以免互相干扰。根据元器件的位置可以确定PCB连接器及其引脚的安排。所有连接器应安排在PCB的一侧,尽量避免从两侧引出电缆,以减少共模辐射。
在满是安全要求的前提下,电源线应尽可能靠近地线走线,以减小产生差模辐射的环路面积,也有助于减小与信号走线的交扰。其环路面积大,这种布线方式会生产较大的差模辐射骚扰。时钟线、信号线与信号返回的地线距离较远,形成环面积较大,且信号线之间、信号线与时钟线之间相互耦合,所以这种PCB布线效果极差,不建议使用。,每根时钟线、信号线均与相邻的地线构成较小环路面积,这种PCB布线连接可以接受,但依然存在相邻信号线之间的耦合问题;每根时钟线、信号线之间均用地线进行隔离,既可以使得每根时钟线、信号线均与相邻的地线构成较小环路面积,也可有效抑制相邻信号线路之间的耦合,推荐采用这种布线方式。
精心的PCB走线设计可以在很大程度上减少走线阻抗造成的骚扰。当频率超过数干赫兹时,RCL RCLAMP0504P.TCT导线的阻抗主要由导线的电感决定,细而长的回路走线呈现高电感(典型值为10nH凡m),其阻抗随频率增加而增加。减小走线电感有以下两种方法。
(1)尽量减小走线的长度,如果条件允许,尽量增加走线的宽度。
(2)使回线尽量与信号线平行并靠近。
在PCB布线时,应先确定元器件在板上的位置,然后布置地线、电源线,再安排高速信号线,最后考虑低速信号线。
元器件的位置应按电源电压、数字及模拟电路、速度快慢、电流大小等进行分组,以免互相干扰。根据元器件的位置可以确定PCB连接器及其引脚的安排。所有连接器应安排在PCB的一侧,尽量避免从两侧引出电缆,以减少共模辐射。
在满是安全要求的前提下,电源线应尽可能靠近地线走线,以减小产生差模辐射的环路面积,也有助于减小与信号走线的交扰。其环路面积大,这种布线方式会生产较大的差模辐射骚扰。时钟线、信号线与信号返回的地线距离较远,形成环面积较大,且信号线之间、信号线与时钟线之间相互耦合,所以这种PCB布线效果极差,不建议使用。,每根时钟线、信号线均与相邻的地线构成较小环路面积,这种PCB布线连接可以接受,但依然存在相邻信号线之间的耦合问题;每根时钟线、信号线之间均用地线进行隔离,既可以使得每根时钟线、信号线均与相邻的地线构成较小环路面积,也可有效抑制相邻信号线路之间的耦合,推荐采用这种布线方式。
上一篇:应将高速元器件放在板的中心位置