- 约束编辑器一2008/9/17 0:00:00 2008/9/17 0:00:00
- 约束编辑器(constraint editor)是ise中做约束设置的辅助工具,其图形化操作界面极大地方便了约束设置的过程,即使是对ucf不很熟悉的初学者也可以轻松地在相应的界面中完成约束设...[全文]
- 可编程逻辑器件接地设计2008/9/17 0:00:00 2008/9/17 0:00:00
- 信号接地处理和地线设计也是高速fpga设计的一部分,设计一个好的接地系统非常重要。接地的方法可以归纳为3种,即单点接地、多点接地和复合式接地。接地的类型分为模拟地和数字地等。 (1)单...[全文]
- 约束编辑器二2008/9/17 0:00:00 2008/9/17 0:00:00
- 双击对应的空格可以在弹出的对话框中设置offset约束,如图1和图2所示。 图1 设置offset参数及约束的覆盖范围 图2 pad to pad参数及约束的覆盖范围 在【...[全文]
- FPGA高性能数字信号处理能力的来源2008/9/17 0:00:00 2008/9/17 0:00:00
- 数字信号处理意味着大量的运算,而此类运算分解到最基础的部分就是乘加结构。dsp处理器之所以有比通用处理器更强大的数字信号处理能力也在于其有专门的乘加结构,所以在执行乘加运算时对指令要求少,执...[全文]
- 约束编辑器三2008/9/17 0:00:00 2008/9/17 0:00:00
- “registers to be placed in iob”是用来指导工具将指定寄存器map或i/o寄存器的约束。 “memory hit”部分可以设置block ram、distrib...[全文]
- 时序后析器2008/9/17 0:00:00 2008/9/17 0:00:00
- 时序分析器timing analyzer是用来对设计进行时序分析的工具,也可以用来合看已有的时序报告,用户可以通过时序分析了解到约束满足或没有满足的原因,时序分析器的主要功能如下. (l...[全文]
- 时序分析器的用户界面2008/9/17 0:00:00 2008/9/17 0:00:00
- 时序分析器可以从ise工程中打开,在【processes】窗口中展开【map】目录,双击【analyzepostˉmap static timing】图标打开时序分析器. 也可以展开【pla...[全文]
- 使用时序分析器2008/9/17 0:00:00 2008/9/17 0:00:00
- 我们先来看看时序分析器如何打开,单独运行版本,可以从ise的程序启动目录下打开,如图1所示。 图1 启动单独运行时序分柝器 打开时序分析器后,需要指定ncd设计文件和pcf约束文...[全文]
- Options-设置分析选项的窗口2008/9/17 0:00:00 2008/9/17 0:00:00
- options是设置分析选项的窗口,用户可以设置器件的速度等级、每条约束报告的路径数目及报告的类型等,如图1所示。 图 设置时序分折的选项 欢迎转载,信息来自维库电子市场网(...[全文]
- 通过连线逃一步筛选要分析的路径2008/9/17 0:00:00 2008/9/17 0:00:00
- filter paffis by nets是进一步筛选要分析的路径范围的设置窗口,用户可以通过选择包括或不包括某条连线的方式进一步筛选要分析路径的范围,如图所示。 图 通过连线逃一...[全文]
- PathTracin9是某条路径的设置窗口2008/9/17 0:00:00 2008/9/17 0:00:00
- pathtracin9是选择打开或关闭分析某条路径的设置窗口,用户可以选择是否分析一些特别路径,如latch rams、3-state buffers,input and output pi...[全文]
- 芯片封装设计-SPB 16.2版本(Cadence)2008/9/17 0:00:00 2008/9/17 0:00:00
- cadence设计系统公司近日发布了spb16.2版本,全力解决电流与新出现的芯片封装设计问题。这次的最新版本提供了高级ic封装/系统级封装(sip)小型化、设计周期缩减和dfm驱动设计,以...[全文]
- 基于 Virtex®-5 FXT FPGA 的新款开发套件(Xilinx)2008/9/17 0:00:00 2008/9/17 0:00:00
- 赛灵思公司(xilinx)推出一款强大的开发工具套件,用于构建基于powerpc®440和microblaze™处理器的嵌入式处理系统。这款新的开发套件基于virtex&...[全文]
- 新款高性能硬件仿真器——Wind River ICE 2(风河)2008/9/17 0:00:00 2008/9/17 0:00:00
- 风河系统公司(windriver)发布全新的高性能硬件仿真器——windriverice2,由此将会帮助设备制造商在整个设备开发生命周期内有效地提高调试效率。风河还同时发布了ice2的一个外...[全文]
- 针对现场可编程门阵列 (FPGA)的Libero IDE 8.4(Actel)2008/9/17 0:00:00 2008/9/17 0:00:00
- actel公司宣布其libero®集成开发环境(ide)增添全新的功耗优化和增强的设计创建功能。全新的liberoide8.4针对基于flash的igloo®、igloopl...[全文]
- CoolRunner-II器件的宏单元Macrocell2008/9/17 0:00:00 2008/9/17 0:00:00
- 在coolrunner-ii器件的每个功能块中有16个独立的宏单元,每个宏单元由触发器、多路选择器及时钟资源等构成,如图1所示。 图1 coolrunner-ii宏单元结构 宏单...[全文]
- 新款图形化系统设计平台的最新版本—LabVIEW 8.62008/9/17 0:00:00 2008/9/17 0:00:00
- ni隆重发布了可应用于控制、测试及嵌入式系统开发的图形化系统设计平台的最新版本——labview8.6。得益于labview软件平台天生并行的图形化编程方式,labview8.6版本提供了全...[全文]
- CoolRunner-II器件的高级内部互连矩阵2008/9/17 0:00:00 2008/9/17 0:00:00
- 在coolrunner-ii器件中,高级内部互连矩阵(advanced interconnect matrix,aim)用于cpld内部功能模块之间的高速连接,可为每个功能模块提供40个数据...[全文]
- CoolRunner-II器件的输入/输出模块2008/9/17 0:00:00 2008/9/17 0:00:00
- 输入/输出模块(i/o block)用于实现功能模块与输入/输出引脚之间的连接。与其他厂家的cpld相比,coolrunner-ii器件的输入/输出特性包括速度、功耗及接口标准等方面都有较大...[全文]
- CoolRunner-II器件的时序模型描述2008/9/17 0:00:00 2008/9/17 0:00:00
- coo1runner-ⅱ器件外部信号从引脚进入器件后通过输入/输出模块级内部互连矩阵aim从aim再分配到各个功能模块。在整个过程中都需要附加额外的延迟 真延迟的多少取决于信号传输的路径和模...[全文]
热门点击
- FPGA中增加SPI和BPI配置模式
- 基于FPGA内部的FIFO设计
- LabVIEW的VI图标
- LabVIEW的连线板
- LabVIEW 8.0的前面板的其他改进
- 可编程逻辑器件PLA乘积项阵列
- SmartXplorer技术
- FPGA器件配置电平和接口标准
- XMD软件的调试设计
- 特定约束FROM TO
IC型号推荐
- SY10EP11UZC
- SY10EP11UZG
- SY10EP11UZI
- SY10EP16UKG
- SY10EP16UZG
- SY10EP16VKC
- SY10EP16VKCTR
- SY10EP16VKG
- SY10EP16VKGTR
- SY10EP16VKI
- SY10EP16VZC
- SY10EP16VZG
- SY10EP31VKC
- SY10EP31VKG
- SY10EP31VKI
- SY10EP32VKC
- SY10EP32VKG
- SY10EP32VKI
- SY10EP33VKG
- SY10EP33VKI
- SY10EP33VZC
- SY10EP33VZG
- SY10EP33VZI
- SY10EP451LTG
- SY10EP51VKC
- SY10EP51VKG
- SY10EP51VKI
- SY10EP51VZG
- SY10EP51VZI
- SY10EP52VKG