芯片封装设计-SPB 16.2版本(Cadence)
发布时间:2008/9/17 0:00:00 访问次数:615
cadence设计系统公司近日发布了spb16.2版本,全力解决电流与新出现的芯片封装设计问题。这次的最新版本提供了高级ic封装/系统级封装(sip)小型化、设计周期缩减和dfm驱动设计,以及一个全新的电源完整性建模解决方案。这些新功能可以提高从事单芯片和多芯片封装/sip的数字、模拟、rf和混合信号ic封装设计师的效率。
设计团队将会看到,新规则和约束导向型自动化能力的推出,解决了高密度互连(hdi)衬底制造的设计方法学问题,而这对于小型化和提高功能密度来说是一个重要的促进因素,因而得以使总体的封装尺寸大大缩小。通过促成团队型设计,多个设计师可以同时进行同一个设计,从而可以缩短设计周期,让总设计时间大大缩短,实现了快速上市。
当今业界围绕低功耗设计,尤其是在无线设备以及使用电池的设备中,高效的供电网络(pdn)对于满足功耗管理目标是至关重要的。新的电源完整性技术让设计师能够高效率地解决供电设计问题,实现用电的充分性、高效性和稳定性。
此外,通过与制造设备厂商kulicke&soffa达成协议,cadence使用kulicke&soffa认证的键合线ip配置库,实现了dfm导向型键合线设计,提高了产出率并减少了制造延迟。
spb16.2版本将于2008年第四季度上市。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
设计团队将会看到,新规则和约束导向型自动化能力的推出,解决了高密度互连(hdi)衬底制造的设计方法学问题,而这对于小型化和提高功能密度来说是一个重要的促进因素,因而得以使总体的封装尺寸大大缩小。通过促成团队型设计,多个设计师可以同时进行同一个设计,从而可以缩短设计周期,让总设计时间大大缩短,实现了快速上市。
当今业界围绕低功耗设计,尤其是在无线设备以及使用电池的设备中,高效的供电网络(pdn)对于满足功耗管理目标是至关重要的。新的电源完整性技术让设计师能够高效率地解决供电设计问题,实现用电的充分性、高效性和稳定性。
此外,通过与制造设备厂商kulicke&soffa达成协议,cadence使用kulicke&soffa认证的键合线ip配置库,实现了dfm导向型键合线设计,提高了产出率并减少了制造延迟。
spb16.2版本将于2008年第四季度上市。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
cadence设计系统公司近日发布了spb16.2版本,全力解决电流与新出现的芯片封装设计问题。这次的最新版本提供了高级ic封装/系统级封装(sip)小型化、设计周期缩减和dfm驱动设计,以及一个全新的电源完整性建模解决方案。这些新功能可以提高从事单芯片和多芯片封装/sip的数字、模拟、rf和混合信号ic封装设计师的效率。
设计团队将会看到,新规则和约束导向型自动化能力的推出,解决了高密度互连(hdi)衬底制造的设计方法学问题,而这对于小型化和提高功能密度来说是一个重要的促进因素,因而得以使总体的封装尺寸大大缩小。通过促成团队型设计,多个设计师可以同时进行同一个设计,从而可以缩短设计周期,让总设计时间大大缩短,实现了快速上市。
当今业界围绕低功耗设计,尤其是在无线设备以及使用电池的设备中,高效的供电网络(pdn)对于满足功耗管理目标是至关重要的。新的电源完整性技术让设计师能够高效率地解决供电设计问题,实现用电的充分性、高效性和稳定性。
此外,通过与制造设备厂商kulicke&soffa达成协议,cadence使用kulicke&soffa认证的键合线ip配置库,实现了dfm导向型键合线设计,提高了产出率并减少了制造延迟。
spb16.2版本将于2008年第四季度上市。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
设计团队将会看到,新规则和约束导向型自动化能力的推出,解决了高密度互连(hdi)衬底制造的设计方法学问题,而这对于小型化和提高功能密度来说是一个重要的促进因素,因而得以使总体的封装尺寸大大缩小。通过促成团队型设计,多个设计师可以同时进行同一个设计,从而可以缩短设计周期,让总设计时间大大缩短,实现了快速上市。
当今业界围绕低功耗设计,尤其是在无线设备以及使用电池的设备中,高效的供电网络(pdn)对于满足功耗管理目标是至关重要的。新的电源完整性技术让设计师能够高效率地解决供电设计问题,实现用电的充分性、高效性和稳定性。
此外,通过与制造设备厂商kulicke&soffa达成协议,cadence使用kulicke&soffa认证的键合线ip配置库,实现了dfm导向型键合线设计,提高了产出率并减少了制造延迟。
spb16.2版本将于2008年第四季度上市。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)