数字集成电路
发布时间:2012/4/21 19:28:55 访问次数:817
数字集成电路是指基于布MAX809T尔代数(又称开关代数或逻辑代数)理论,采用二进制计数进行数字计算和逻辑函数运算的一类IC。数字集成电路的输入、输出满足一定的逻辑关系,而基本的逻辑关系是“与”、“或”、“非”。通常数字集成电路由各种门电路和记忆元件等组成。数字集成电路又分为组合逻辑电路和时序逻辑电路两大类。在一个逻辑系统中,输出结果仅决定于当前各输入值,而与信号作用前电路的原状态无关的电路,称为组合逻辑电路。组合逻辑电路中不包含存储单元,没有记忆和存储功能。
在一个系统中,输出结果既由当前各输入值,又由过去的输入值来决定的电路,称为时序逻辑电路。它的一个或多个输出端与输入连接以产生正反馈。因为时序逻辑的输出依赖于过去的输入,所以它们必须包含有维持触发器、存储器等记忆或存储过去输入状态的元件。有两个稳定状态的元件能记忆一个二进制数或单位。电路的记忆量可用位数或内部状态数来确定。双稳态电路是时序电路的基础。锁存器和触发器是基本的时序逻辑电路。寄存器、计数器等都属于时序逻辑电路。
用一个专门的定时信号作输入(即时钟)对状态变量进行瞬时取样来控制时席逻辑电路的动作,称为“同步”时序电路。没有专门定时信号的,称为“异步”时序电路。时序逻辑电路可用状态表和状态图来描述。状态图通常由状态表推出,更直观易读。对时序逻辑可表示为有反馈的组合逻辑。
在一个系统中,输出结果既由当前各输入值,又由过去的输入值来决定的电路,称为时序逻辑电路。它的一个或多个输出端与输入连接以产生正反馈。因为时序逻辑的输出依赖于过去的输入,所以它们必须包含有维持触发器、存储器等记忆或存储过去输入状态的元件。有两个稳定状态的元件能记忆一个二进制数或单位。电路的记忆量可用位数或内部状态数来确定。双稳态电路是时序电路的基础。锁存器和触发器是基本的时序逻辑电路。寄存器、计数器等都属于时序逻辑电路。
用一个专门的定时信号作输入(即时钟)对状态变量进行瞬时取样来控制时席逻辑电路的动作,称为“同步”时序电路。没有专门定时信号的,称为“异步”时序电路。时序逻辑电路可用状态表和状态图来描述。状态图通常由状态表推出,更直观易读。对时序逻辑可表示为有反馈的组合逻辑。
数字集成电路是指基于布MAX809T尔代数(又称开关代数或逻辑代数)理论,采用二进制计数进行数字计算和逻辑函数运算的一类IC。数字集成电路的输入、输出满足一定的逻辑关系,而基本的逻辑关系是“与”、“或”、“非”。通常数字集成电路由各种门电路和记忆元件等组成。数字集成电路又分为组合逻辑电路和时序逻辑电路两大类。在一个逻辑系统中,输出结果仅决定于当前各输入值,而与信号作用前电路的原状态无关的电路,称为组合逻辑电路。组合逻辑电路中不包含存储单元,没有记忆和存储功能。
在一个系统中,输出结果既由当前各输入值,又由过去的输入值来决定的电路,称为时序逻辑电路。它的一个或多个输出端与输入连接以产生正反馈。因为时序逻辑的输出依赖于过去的输入,所以它们必须包含有维持触发器、存储器等记忆或存储过去输入状态的元件。有两个稳定状态的元件能记忆一个二进制数或单位。电路的记忆量可用位数或内部状态数来确定。双稳态电路是时序电路的基础。锁存器和触发器是基本的时序逻辑电路。寄存器、计数器等都属于时序逻辑电路。
用一个专门的定时信号作输入(即时钟)对状态变量进行瞬时取样来控制时席逻辑电路的动作,称为“同步”时序电路。没有专门定时信号的,称为“异步”时序电路。时序逻辑电路可用状态表和状态图来描述。状态图通常由状态表推出,更直观易读。对时序逻辑可表示为有反馈的组合逻辑。
在一个系统中,输出结果既由当前各输入值,又由过去的输入值来决定的电路,称为时序逻辑电路。它的一个或多个输出端与输入连接以产生正反馈。因为时序逻辑的输出依赖于过去的输入,所以它们必须包含有维持触发器、存储器等记忆或存储过去输入状态的元件。有两个稳定状态的元件能记忆一个二进制数或单位。电路的记忆量可用位数或内部状态数来确定。双稳态电路是时序电路的基础。锁存器和触发器是基本的时序逻辑电路。寄存器、计数器等都属于时序逻辑电路。
用一个专门的定时信号作输入(即时钟)对状态变量进行瞬时取样来控制时席逻辑电路的动作,称为“同步”时序电路。没有专门定时信号的,称为“异步”时序电路。时序逻辑电路可用状态表和状态图来描述。状态图通常由状态表推出,更直观易读。对时序逻辑可表示为有反馈的组合逻辑。
热门点击