位置:51电子网 » 技术资料 » 其它综合

高速电路设计面临的问题

发布时间:2008/10/13 0:00:00 访问次数:425

  伴随着半导体技术的快速发展,时钟频率越来越高。目前,超过一半的数字系统的时钟频率高于100 mhz。另—方面,从半导体芯片封装的发展来看,芯片体积越来越小、集成度越来越高、引脚数越来越多。所以,在当今的电路设计领域,电路系统正朝着大规模、小体积、高速度、高密度的方向飞速发展。这样就带来了一个问题,即芯片的体积减小导致电路的布局、布线很困难,而信号的频率还在逐年增高,边沿速率越来越快,pcb上的电磁现象更复杂,适用于低速电路的电路理论知识(如基尔霍夫电压/电流定律)可能己失去作用。此外,电子设备越来越广泛地应用于人们的工作和生活之中,电子设备工作的电磁环境越来越复杂,电磁兼容问题越来越重要。

  总之,电子技术的发展给高速数字系统设计带来了挑战,作为高速电路设计的工程师们,将不可避免地面临-些新的问题。

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



  伴随着半导体技术的快速发展,时钟频率越来越高。目前,超过一半的数字系统的时钟频率高于100 mhz。另—方面,从半导体芯片封装的发展来看,芯片体积越来越小、集成度越来越高、引脚数越来越多。所以,在当今的电路设计领域,电路系统正朝着大规模、小体积、高速度、高密度的方向飞速发展。这样就带来了一个问题,即芯片的体积减小导致电路的布局、布线很困难,而信号的频率还在逐年增高,边沿速率越来越快,pcb上的电磁现象更复杂,适用于低速电路的电路理论知识(如基尔霍夫电压/电流定律)可能己失去作用。此外,电子设备越来越广泛地应用于人们的工作和生活之中,电子设备工作的电磁环境越来越复杂,电磁兼容问题越来越重要。

  总之,电子技术的发展给高速数字系统设计带来了挑战,作为高速电路设计的工程师们,将不可避免地面临-些新的问题。

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



上一篇:PCB信号完整性

上一篇:端接的仿真分析

相关IC型号

热门点击

 

推荐技术资料

罗盘误差及补偿
    造成罗盘误差的主要因素有传感器误差、其他磁材料干扰等。... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!