串联PNP型晶体管的低压线性调节器
发布时间:2008/10/6 0:00:00 访问次数:1127
串联pnp型晶体管的线性调节器最小压差可以降至1v,甚至0.5v。其原因结合如图说明如下。
如图a 串联npn型晶体管的线性调节器和pnp型晶体管的线性调节器
如图a为串联npn型晶体管的情况。晶体管基极要求注入电流,产生电流的电压必须高于(uo+ube),约为(uo+1v)。若基极串联一个电阻,则电阻的输人端电压必须高于(uo+1v)以使电流流过。而最经济易行的方法是用串接晶体管的供电电压(初始直流电压)向基极电阻供电。
但是,初始直流电压(市电电压低限输入时对应的纹波谷值)不能与(uo+1v)(额定基极输入电压)太接近。若太接近,则串联电阻rb的阻值必须很小,以使大电流输出时仍可以提供足够的基极电流。但这样做在市电电压高限输入(udc-uo)很大时,rb将向基极提供过大的电流使大量电流转向电流放大器而加大其损耗。
正是因为存在上述问题,所以要求市电电压低限输人时,对应的纹波谷值电压必须比输出电压保有2.5v(而非1v)最小压差。这样做就使rb基本成为恒流电阻,使流过rb的电流在整个输入市电电压的波动范围内基本不变。
然而若串联pnp型晶体管,如图b所示,则由于驱动电流是向外流动,并且是流入电流放大器的,所以不会出现上述问题。udc和uo的差值只受串联晶体管uce-ic曲线弯度(knee)的影响。它使串联pnp型晶体管时的最小压差可以降至1v甚至0.5v,从而减少损耗提高了效率。但就集成电路制造工艺而言,在同样芯片上集成较大电流的pnp型晶体管要比集成较小电流的npn型晶体管更困难。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
串联pnp型晶体管的线性调节器最小压差可以降至1v,甚至0.5v。其原因结合如图说明如下。
如图a 串联npn型晶体管的线性调节器和pnp型晶体管的线性调节器
如图a为串联npn型晶体管的情况。晶体管基极要求注入电流,产生电流的电压必须高于(uo+ube),约为(uo+1v)。若基极串联一个电阻,则电阻的输人端电压必须高于(uo+1v)以使电流流过。而最经济易行的方法是用串接晶体管的供电电压(初始直流电压)向基极电阻供电。
但是,初始直流电压(市电电压低限输入时对应的纹波谷值)不能与(uo+1v)(额定基极输入电压)太接近。若太接近,则串联电阻rb的阻值必须很小,以使大电流输出时仍可以提供足够的基极电流。但这样做在市电电压高限输入(udc-uo)很大时,rb将向基极提供过大的电流使大量电流转向电流放大器而加大其损耗。
正是因为存在上述问题,所以要求市电电压低限输人时,对应的纹波谷值电压必须比输出电压保有2.5v(而非1v)最小压差。这样做就使rb基本成为恒流电阻,使流过rb的电流在整个输入市电电压的波动范围内基本不变。
然而若串联pnp型晶体管,如图b所示,则由于驱动电流是向外流动,并且是流入电流放大器的,所以不会出现上述问题。udc和uo的差值只受串联晶体管uce-ic曲线弯度(knee)的影响。它使串联pnp型晶体管时的最小压差可以降至1v甚至0.5v,从而减少损耗提高了效率。但就集成电路制造工艺而言,在同样芯片上集成较大电流的pnp型晶体管要比集成较小电流的npn型晶体管更困难。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
上一篇:PCB 丝印规范及要求
上一篇:串联晶体管的功率损耗