高速互连IBIS仿真模型
发布时间:2008/10/13 0:00:00 访问次数:551
ibis(input/output buffer information specification)模型是一种定义输入/输出缓冲器(i/o buffer)v-i和v-r响应的一种模型,目的是提供一种集成电路制造商→eda软件厂商→设计工程师之间相互交换电子元件仿真数据的标准格式。ibis的版本发布情况为:1993年4月首次推出version1.0版;1994年6月发布了version2.0版;1997年6月发布了version3.0版,并于同年9月被接纳为iec 62012-1标准;1999年1月推出了version3.2版,该版本为目前广泛使用的版本;而目前最新的版本为2006年6月推出的version4.2版。
ibis模型属于一种行为模型,它不是从要仿真的元件的结构出发进行定义的,而是从元件的行为出发进行定义的,描述了器件在特定负载、特定封装下的输入/输出行为,而不是实际的电气组成。ibis模型主要用于板极的系统仿真,可以帮助设计者在存在高速设计规则约束的设计中获取准确的信息以进行分析和计算。由于它不涉及芯片内部的结构信息,因此得到了众多厂商的支持。
ibis本身只是—种文件格式,它说明在标准的ibis文件中如何记录一个芯片的驱动器和接收器的不同参数,但并不说明这些参数如何使用,这些参数需要由支持ibis模型的仿真工具来读取。
一个ibis文件包括了从行为上模拟一个器件或一组器件的所有输入、输出和“i/o”等类型缓冲器所需要的数据,它以ascii的格式保存。ibis文件主要由以下3个部分组成。
· 文件头:这部分包含关于ibis版本、文件名、版权等信启、:
· 器件描述:包含器件名称、制造商、封装和引脚等信思:
· 模型描述:这部分定义了模型对应的缓冲器类型:门限电平;描述pulldown、pullup、 power_clamp、gnd_clamp的ilv数据表;ramp数据;描述波形上升/下降沿的vit
数据表等。不同类型的缓冲器包含的数据有所不同,如图所示为ibis模型的一般结构。
图 ibis模型的一般结构
欢迎转载,信息来源维库电子市场网(www.dzsc.com)
ibis(input/output buffer information specification)模型是一种定义输入/输出缓冲器(i/o buffer)v-i和v-r响应的一种模型,目的是提供一种集成电路制造商→eda软件厂商→设计工程师之间相互交换电子元件仿真数据的标准格式。ibis的版本发布情况为:1993年4月首次推出version1.0版;1994年6月发布了version2.0版;1997年6月发布了version3.0版,并于同年9月被接纳为iec 62012-1标准;1999年1月推出了version3.2版,该版本为目前广泛使用的版本;而目前最新的版本为2006年6月推出的version4.2版。
ibis模型属于一种行为模型,它不是从要仿真的元件的结构出发进行定义的,而是从元件的行为出发进行定义的,描述了器件在特定负载、特定封装下的输入/输出行为,而不是实际的电气组成。ibis模型主要用于板极的系统仿真,可以帮助设计者在存在高速设计规则约束的设计中获取准确的信息以进行分析和计算。由于它不涉及芯片内部的结构信息,因此得到了众多厂商的支持。
ibis本身只是—种文件格式,它说明在标准的ibis文件中如何记录一个芯片的驱动器和接收器的不同参数,但并不说明这些参数如何使用,这些参数需要由支持ibis模型的仿真工具来读取。
一个ibis文件包括了从行为上模拟一个器件或一组器件的所有输入、输出和“i/o”等类型缓冲器所需要的数据,它以ascii的格式保存。ibis文件主要由以下3个部分组成。
· 文件头:这部分包含关于ibis版本、文件名、版权等信启、:
· 器件描述:包含器件名称、制造商、封装和引脚等信思:
· 模型描述:这部分定义了模型对应的缓冲器类型:门限电平;描述pulldown、pullup、 power_clamp、gnd_clamp的ilv数据表;ramp数据;描述波形上升/下降沿的vit
数据表等。不同类型的缓冲器包含的数据有所不同,如图所示为ibis模型的一般结构。
图 ibis模型的一般结构
欢迎转载,信息来源维库电子市场网(www.dzsc.com)
上一篇:系统的硬件验证
上一篇:高速互连SPICE仿真模型