位置:51电子网 » 技术资料 » 接口电路

SPI-4接口的数据处理

发布时间:2008/9/19 0:00:00 访问次数:691

  从图1所示的系统框图中可以看出内部处理是相当复杂的,为了让读者更好地了解接口的设计过程,笔者在框图中划分了内部处理模块,即分为lo接口处理模块、用户fifo和参数配置3大部分。其中最关键的部分是i/o接口处理,它把高速数据在fpga内部利用virtex-5器件内部iserdes、oserdes和iodelay资源进行了串并转换和dpa(动态相位对齐)。

  图1 xilinx spl-4解决方案框图

  (1)sink core i/0接口设计

  对于数据通道,sink core的接收数据在fpga i/o内部通过iserdes串并转换后,把数据速率降低供内部处理。这样做的目的是降低了fpga内部系统频率,使时序更加容易满足。而对于状态信`患通道,把内部处理的数据直接经过lo里的寄存器锁存输出,如图2所示。

  图2 sink core i/o接口

  (2)source core i/o接口设计

  source core的处理是内部已经处理好的数据经过fpga i/o内部的oserdes进行并串转换输出。而对于状态信息通道,因为速率比较低,最高不超过数据通道速率的1/4。所以处理起来比较简单,直接使用fpga i/o内部的寄存器锁存输出到内部处理即可,如图3所示。

  图3 source core i/o接口

  (3)dpa功能

  对于数据对齐来说,由于在spi-4中允许数据的偏移为±1个bit,所以除了要做位对齐外,还需要做通道对齐。位对齐就是利用xilinx vitex-5器件内部的iodelay模块用移相状态机在其上面进行移相。多达64级,每级大约75ps,直到采样时钟对齐到数据窗口的中间位置。位对齐的效果如图4所示。

  图4 位对齐效果

  通道对齐利用协议指定的training pattern作为对齐信息和iserdes模块中的bitslip功能来进行,效果如图5所示。

  图5 通道对齐前后效果

  只有完成这两个对齐过程,接收端的输入数据才真正被处理完毕,这时数据就可以直接供给内部做协议处理。

  (4)用户fifo

  该fifo用于与用户逻辑连接的,其原理是把内部协议处理后的数据写入fifo,然后读出fifo的数据作为后级的用户逻辑使用。有机地隔离了用户逻辑和用户fifo,使用户逻辑的设计更加清晰和容易。

  (5)参数配置

  该模块主要做参数配置作用,用来配置支持的端口数、最大发送包长、遍历长度及连续的dip4和dip2有效数目等。

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



  从图1所示的系统框图中可以看出内部处理是相当复杂的,为了让读者更好地了解接口的设计过程,笔者在框图中划分了内部处理模块,即分为lo接口处理模块、用户fifo和参数配置3大部分。其中最关键的部分是i/o接口处理,它把高速数据在fpga内部利用virtex-5器件内部iserdes、oserdes和iodelay资源进行了串并转换和dpa(动态相位对齐)。

  图1 xilinx spl-4解决方案框图

  (1)sink core i/0接口设计

  对于数据通道,sink core的接收数据在fpga i/o内部通过iserdes串并转换后,把数据速率降低供内部处理。这样做的目的是降低了fpga内部系统频率,使时序更加容易满足。而对于状态信`患通道,把内部处理的数据直接经过lo里的寄存器锁存输出,如图2所示。

  图2 sink core i/o接口

  (2)source core i/o接口设计

  source core的处理是内部已经处理好的数据经过fpga i/o内部的oserdes进行并串转换输出。而对于状态信息通道,因为速率比较低,最高不超过数据通道速率的1/4。所以处理起来比较简单,直接使用fpga i/o内部的寄存器锁存输出到内部处理即可,如图3所示。

  图3 source core i/o接口

  (3)dpa功能

  对于数据对齐来说,由于在spi-4中允许数据的偏移为±1个bit,所以除了要做位对齐外,还需要做通道对齐。位对齐就是利用xilinx vitex-5器件内部的iodelay模块用移相状态机在其上面进行移相。多达64级,每级大约75ps,直到采样时钟对齐到数据窗口的中间位置。位对齐的效果如图4所示。

  图4 位对齐效果

  通道对齐利用协议指定的training pattern作为对齐信息和iserdes模块中的bitslip功能来进行,效果如图5所示。

  图5 通道对齐前后效果

  只有完成这两个对齐过程,接收端的输入数据才真正被处理完毕,这时数据就可以直接供给内部做协议处理。

  (4)用户fifo

  该fifo用于与用户逻辑连接的,其原理是把内部协议处理后的数据写入fifo,然后读出fifo的数据作为后级的用户逻辑使用。有机地隔离了用户逻辑和用户fifo,使用户逻辑的设计更加清晰和容易。

  (5)参数配置

  该模块主要做参数配置作用,用来配置支持的端口数、最大发送包长、遍历长度及连续的dip4和dip2有效数目等。

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



相关IC型号

热门点击

 

推荐技术资料

耳机放大器
    为了在听音乐时不影响家人,我萌生了做一台耳机放大器的想... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!