位置:51电子网 » 技术资料 » 接口电路

基于FPGA技术的存储器设计及其应用

发布时间:2008/5/28 0:00:00 访问次数:547

 
引言

  复杂可编程逻辑器件——fpga技术在近几年的电子设计中应用越来越广泛。fpga具有的硬件逻辑可编程性、大容量、高速、内嵌存储阵列等特点使其特别适合于高速数据采集、复杂控制逻辑、精确时序逻辑等场合的应用。而应用fpga中的存储功能目前还是一个较新的技术。本文将介绍在fpga中构造存储器的方法,特别是结合高速数据采集的特点重点描述双端口ram的构造方法及其应用。

在fpga中构造存储器

  许多系列的fpga芯片内嵌了存储阵列,如altera eplk50芯片内嵌了5k字节的存储阵列。因此,在fpga中实现各种存储器,如单/双端口ram、单/双端口rom、先进先出存储器fifo等非常方便,而且具有诸多优点。其硬件可编程的特点允许开发人员灵活设定存储器数据的宽度、存储器的大小、读写控制逻辑等,尤其适用于各种特殊存储要求的场合。fpga/fpga器件可工作于百兆频率以上,其构造的存储器存取速度也可达百兆次/秒以上,这样构成的高速存储器能够胜任存储数据量不太大,但速度要求很高的工作场合。

  fpga中构造存储器主要有两种方法实现。一是通过硬件描述语言如vhdl、ahdl、verilog hdl等编程实现。二是调用max+plusⅱ自带的库函数实现。调用库函数方法构造存储器较硬件描述语言输入方式更为方便、灵活、快捷和可靠,故也更常用之。

利用库函数构造双端口ram

  在max+plusⅱ中有几个功能单元描述库。prim逻辑元库,包括基本逻辑单元电路,如与、或、非门,触发器、输入、输出引脚等;mf宏功能库,包括ttl数字逻辑单元如74系列芯片;而下文将要详细介绍的参数化双端口ram模块所在的参数化模块库(mega-lpm)中,包括各种参数化运算模块(加、减、乘、除)、参数化存储模块(单、双端口ram、rom、fifo等)以及参数化计数器、比较器模块等等。库中的这些元件功能逻辑描述经过了优化验证,是数字电路设计中的极好选择。

  mega-lpm库中共有五种参数化双端口ram模块:altdpram、lpm_ram_dp、csdpram、lpm_ram_dq和lpm_ram_io。其中altdpram和lpm_ram_dp模块读写有两套总线,读和写有各自的时钟线、地址总线、数据总线和使能端,可同时进行读写操作。除此之外,altdpram模块还有一个全局清零端口。csdpram模块则有a、b两组写端时钟线、地址总线、数据总线和使能端,可同时对ram进行写操作,但对ram读、写只能分时进行。lpm_ram_dq模块相对简单,读与写共用一组地址总线,有各自的数据线和时钟线。lpm_ram_io模块只有一组地址总线和数据总线。

  mega-1pm函数库中的双端口ram模块全是参数化调用,这为设计带来极大的方便。通过对各种参数的取舍、参数设置和组合,再结合读写控制逻辑就可以构造出设计需要的存储器模块。双端口ram常见的应用模式主要有以下两种:

  1.存储器映像方式。该方式可以随意对存储器的任何单元进行读写操作。其主要应用于多cpu的共享数据存储、数据传送等。该方式中,读、写控制线、地址总线和数据总线有两套。根据两端口之间数据的传送方向为单向或双向,又有单向数据总线和双向数据总线之分。

  2.顺序写方式。该方式对ram的写操作只能顺序写入。这种情况适用于对象特性与时间紧密相关或传送数据与顺序密切相关的场合,如文件传送、时序过程、波形分析等。根据写控制逻辑的不同,可对ram进行循环写入或一次写入方式。该方式下的读操作可以是存储器映像读或顺序读,前一种有较大的灵活性,而后一种则类似于fifo形式。

  在读、写使用独立的地址总线和数据总线时,可以同时对ram不同单元进行读写操作。根据不同控制逻辑的要求,对读写时钟、时钟使能端口可以适时设置,以满足控制需要。

  下面以lpm_ram_dp模块为例介绍库函数法构造双端口ram的步骤。

  首先在max+plusⅱ中建立一个图形编辑文件。双击文件任意空白处弹出库函数选择窗口。然后从mega-lpm库中选择lpm_ram_dp模块。

  在lpm_ram_dp模块中共有9个可配置参数:

lpm_file——指定存储器的初始化数据文件;

lpm_indata——选择输入数据采用寄存方式还是非寄存方式;

lpm_numwords——设置存储器的深度(大小);

lpm_outdata——选择输出数据采用寄存方式还是非寄存方式;

lpm_rdaddress_control——决定读地址控制信号是寄存方式还是非寄存方式;

lpm_width——设置存储数据宽度;

lpm_widthad——设置地址总线宽度;

lpm_wraddress_control——选择写地址控制信号是寄存方式还是非寄存方式;

use_eab——决定是否使用嵌入式阵列块。

  双击双端口ram参数列表可弹出引脚/参数设置窗口。在引脚/参数设置窗口可以具体对双端口ram进行引脚、参

 
引言

  复杂可编程逻辑器件——fpga技术在近几年的电子设计中应用越来越广泛。fpga具有的硬件逻辑可编程性、大容量、高速、内嵌存储阵列等特点使其特别适合于高速数据采集、复杂控制逻辑、精确时序逻辑等场合的应用。而应用fpga中的存储功能目前还是一个较新的技术。本文将介绍在fpga中构造存储器的方法,特别是结合高速数据采集的特点重点描述双端口ram的构造方法及其应用。

在fpga中构造存储器

  许多系列的fpga芯片内嵌了存储阵列,如altera eplk50芯片内嵌了5k字节的存储阵列。因此,在fpga中实现各种存储器,如单/双端口ram、单/双端口rom、先进先出存储器fifo等非常方便,而且具有诸多优点。其硬件可编程的特点允许开发人员灵活设定存储器数据的宽度、存储器的大小、读写控制逻辑等,尤其适用于各种特殊存储要求的场合。fpga/fpga器件可工作于百兆频率以上,其构造的存储器存取速度也可达百兆次/秒以上,这样构成的高速存储器能够胜任存储数据量不太大,但速度要求很高的工作场合。

  fpga中构造存储器主要有两种方法实现。一是通过硬件描述语言如vhdl、ahdl、verilog hdl等编程实现。二是调用max+plusⅱ自带的库函数实现。调用库函数方法构造存储器较硬件描述语言输入方式更为方便、灵活、快捷和可靠,故也更常用之。

利用库函数构造双端口ram

  在max+plusⅱ中有几个功能单元描述库。prim逻辑元库,包括基本逻辑单元电路,如与、或、非门,触发器、输入、输出引脚等;mf宏功能库,包括ttl数字逻辑单元如74系列芯片;而下文将要详细介绍的参数化双端口ram模块所在的参数化模块库(mega-lpm)中,包括各种参数化运算模块(加、减、乘、除)、参数化存储模块(单、双端口ram、rom、fifo等)以及参数化计数器、比较器模块等等。库中的这些元件功能逻辑描述经过了优化验证,是数字电路设计中的极好选择。

  mega-lpm库中共有五种参数化双端口ram模块:altdpram、lpm_ram_dp、csdpram、lpm_ram_dq和lpm_ram_io。其中altdpram和lpm_ram_dp模块读写有两套总线,读和写有各自的时钟线、地址总线、数据总线和使能端,可同时进行读写操作。除此之外,altdpram模块还有一个全局清零端口。csdpram模块则有a、b两组写端时钟线、地址总线、数据总线和使能端,可同时对ram进行写操作,但对ram读、写只能分时进行。lpm_ram_dq模块相对简单,读与写共用一组地址总线,有各自的数据线和时钟线。lpm_ram_io模块只有一组地址总线和数据总线。

  mega-1pm函数库中的双端口ram模块全是参数化调用,这为设计带来极大的方便。通过对各种参数的取舍、参数设置和组合,再结合读写控制逻辑就可以构造出设计需要的存储器模块。双端口ram常见的应用模式主要有以下两种:

  1.存储器映像方式。该方式可以随意对存储器的任何单元进行读写操作。其主要应用于多cpu的共享数据存储、数据传送等。该方式中,读、写控制线、地址总线和数据总线有两套。根据两端口之间数据的传送方向为单向或双向,又有单向数据总线和双向数据总线之分。

  2.顺序写方式。该方式对ram的写操作只能顺序写入。这种情况适用于对象特性与时间紧密相关或传送数据与顺序密切相关的场合,如文件传送、时序过程、波形分析等。根据写控制逻辑的不同,可对ram进行循环写入或一次写入方式。该方式下的读操作可以是存储器映像读或顺序读,前一种有较大的灵活性,而后一种则类似于fifo形式。

  在读、写使用独立的地址总线和数据总线时,可以同时对ram不同单元进行读写操作。根据不同控制逻辑的要求,对读写时钟、时钟使能端口可以适时设置,以满足控制需要。

  下面以lpm_ram_dp模块为例介绍库函数法构造双端口ram的步骤。

  首先在max+plusⅱ中建立一个图形编辑文件。双击文件任意空白处弹出库函数选择窗口。然后从mega-lpm库中选择lpm_ram_dp模块。

  在lpm_ram_dp模块中共有9个可配置参数:

lpm_file——指定存储器的初始化数据文件;

lpm_indata——选择输入数据采用寄存方式还是非寄存方式;

lpm_numwords——设置存储器的深度(大小);

lpm_outdata——选择输出数据采用寄存方式还是非寄存方式;

lpm_rdaddress_control——决定读地址控制信号是寄存方式还是非寄存方式;

lpm_width——设置存储数据宽度;

lpm_widthad——设置地址总线宽度;

lpm_wraddress_control——选择写地址控制信号是寄存方式还是非寄存方式;

use_eab——决定是否使用嵌入式阵列块。

  双击双端口ram参数列表可弹出引脚/参数设置窗口。在引脚/参数设置窗口可以具体对双端口ram进行引脚、参

相关IC型号
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!