器件厂商对模拟地和数字地引脚低阻抗连接的要求
发布时间:2019/2/5 16:25:06 访问次数:569
器件厂商对模拟地和数字地引脚低阻抗连接的要求,同时
又不会形成环路天线或偶极天线而产生EMC问题。混合信号PCB设计是一个复杂的过程,MC56F8006VLC设计过程要注意以下几点。
必须跨越分割电源之间间隙的信号线,建议采用光电转换、变压器隔离、 平衡传输等方式使信号传输时不产生地线电流返回。若无法采用这些传输方式,至 少要位于紧邻大面积地的布线层上走线。
分析返回地电流实际流过的路径和方式来保证满足前述要求。 采用正确的布线规则。
只要保证模拟区与数字区的地之间没有电流流过,就可以避免相互干扰。 PCB设计中由实际布线长度决定。PCB上每单位英寸的延时为0.167m。但是如果 过孔多、器件引脚多、网线上设置的约束多,延时将增大。通常高速逻辑器件的信 号上升时间大约为0.2ns。如果板上有GaAs(砷化镓)芯片,则最大布线长度 为7.⒍mm。
设⒎为信号上升时间,‰为信号线传播延时。如果⒎≥4飞d,信号落在安全 区域。如果2%d≤⒎(4%d,信号落在不确定区域。如果⒎(2飞d,信号落在问题 区域。对于落在不确定区域及问题区域的信号,应该使用高速布线方法。
(1)将PCB分区为独立的模拟部分和数字部分。
(2)合适的元器件布局:模拟器件放置在模拟区;数字器件放置在数字区;混合器件跨越分区放置,且其数字部分放置在数字区,模拟部分放置在模拟区。
(3)~A/D转换器跨分区放置。
(4)不要对地进行分割。在电路板的模拟部分和数字部分下面敷设统一地。
(5)实现模拟和数字电源分割。
(6)在电路板的所有层中,数字信号只能在电路板的数字部分布线;模拟信号只能在电路板的模拟部分布线。
(7)布线不能跨越分割电源面之间的间隙。
器件厂商对模拟地和数字地引脚低阻抗连接的要求,同时
又不会形成环路天线或偶极天线而产生EMC问题。混合信号PCB设计是一个复杂的过程,MC56F8006VLC设计过程要注意以下几点。
必须跨越分割电源之间间隙的信号线,建议采用光电转换、变压器隔离、 平衡传输等方式使信号传输时不产生地线电流返回。若无法采用这些传输方式,至 少要位于紧邻大面积地的布线层上走线。
分析返回地电流实际流过的路径和方式来保证满足前述要求。 采用正确的布线规则。
只要保证模拟区与数字区的地之间没有电流流过,就可以避免相互干扰。 PCB设计中由实际布线长度决定。PCB上每单位英寸的延时为0.167m。但是如果 过孔多、器件引脚多、网线上设置的约束多,延时将增大。通常高速逻辑器件的信 号上升时间大约为0.2ns。如果板上有GaAs(砷化镓)芯片,则最大布线长度 为7.⒍mm。
设⒎为信号上升时间,‰为信号线传播延时。如果⒎≥4飞d,信号落在安全 区域。如果2%d≤⒎(4%d,信号落在不确定区域。如果⒎(2飞d,信号落在问题 区域。对于落在不确定区域及问题区域的信号,应该使用高速布线方法。
(1)将PCB分区为独立的模拟部分和数字部分。
(2)合适的元器件布局:模拟器件放置在模拟区;数字器件放置在数字区;混合器件跨越分区放置,且其数字部分放置在数字区,模拟部分放置在模拟区。
(3)~A/D转换器跨分区放置。
(4)不要对地进行分割。在电路板的模拟部分和数字部分下面敷设统一地。
(5)实现模拟和数字电源分割。
(6)在电路板的所有层中,数字信号只能在电路板的数字部分布线;模拟信号只能在电路板的模拟部分布线。
(7)布线不能跨越分割电源面之间的间隙。
热门点击
- LM324 四运放集成电路
- CS101(电源线传导敏感度)测试
- 形成骚扰功率泄漏的骚扰源分析
- 电快速瞬变脉冲群测试方法
- 用指针万用表检测排阻
- GBU406整流桥ASEMI扁桥4A600V
- 信号地与保护地之间的保护器件(TSS)不损坏
- 二极管极性判别可采用下面一些方法
- 绝缘导线外面包以细铜丝编织层或金属薄膜时称为
- 电网中存在过量的谐波电流
推荐技术资料
- 硬盘式MP3播放器终级改
- 一次偶然的机会我结识了NE0 2511,那是一个远方的... [详细]