大拇指指向导线中电流传输方向
发布时间:2019/2/4 19:22:50 访问次数:1350
为了消除PCB内的射频能量,要先讨论磁通量消除或磁通量最小化的概念。A278308L-12 因为磁通在电流传输线中,根据右手定理(右手握拳,大拇指伸直,大拇指指向导线中电流传输方向,则其余四指所指方向为电流产生的磁场的环绕方向),以逆时针方向环绕传输线运行,如果使射频返回通路平行且邻近于源端的走线,在返回通路(逆时针方向的场)上的磁通线与源端的通路(顺时针方向的场)相比较,它们的方向是相反的。当将顺时针方向的场和逆时针方向的场相互尽量重合时,可以产生磁通消除的效果。如果能把信号传输通道和返回通路之间不需要的磁通消除或减至最少,则辐射或传导的射频能量就会消失或大为减小,除非是在走线的极小边界上。
(1)保证多层板具有正确的层叠设置和阻抗控制。
(2)将时钟走线走在返回通路接地平面(多层PCB)、接地网格的附近,单面 PCB和双面PCB可以使用接地走线或保护走线与时钟线并行走线。
(3)仔细选择逻辑组仵,尽量减少组件和走线所辐射的射频频谱分布量。在 满足要求的情况下,尽量使用信号沿变化率比较慢的装置。
(4)通过降低射频驱动电压(来自时钟产生电路,如TL/CMOS)来降低走 线的射频电流。
(5)降低接地骚扰电压,此电压存在于供电和接地平面结构中。
(6)当必须驱动大电容负载,而所有装置的引脚电位同时切换时,组件必须 具有充足的去耦电路。
(7)将时钟和信号走线进行合理布局,以避免发生阻尼振荡、电压过冲或电压下冲。
(8)在选定的网格上,使用数据线滤波器和共模扼流圈。
(9)当提供外部I/0连线时,必须正确使用旁路电容对信号线进行滤波。
(10)为那些会辐射大量共模射频能量(由组件内部产生)的组件提供一个射 频接地良好的散热器。
消除磁通量在概念上很简单,但是在进行消除或最小化设计时,必须注意一些其他问题和容易疏忽的地方,因为一个小失误,可能会产生许多其他问题,造成EMC工程师更多纠错的负担。最简单的磁通量消除法就是使用镜像平面。不管PCB布线时设计得多么好,磁场和电场都永远存在,但是,如果消除了磁通量,则电磁干扰就不存在了。
为了消除PCB内的射频能量,要先讨论磁通量消除或磁通量最小化的概念。A278308L-12 因为磁通在电流传输线中,根据右手定理(右手握拳,大拇指伸直,大拇指指向导线中电流传输方向,则其余四指所指方向为电流产生的磁场的环绕方向),以逆时针方向环绕传输线运行,如果使射频返回通路平行且邻近于源端的走线,在返回通路(逆时针方向的场)上的磁通线与源端的通路(顺时针方向的场)相比较,它们的方向是相反的。当将顺时针方向的场和逆时针方向的场相互尽量重合时,可以产生磁通消除的效果。如果能把信号传输通道和返回通路之间不需要的磁通消除或减至最少,则辐射或传导的射频能量就会消失或大为减小,除非是在走线的极小边界上。
(1)保证多层板具有正确的层叠设置和阻抗控制。
(2)将时钟走线走在返回通路接地平面(多层PCB)、接地网格的附近,单面 PCB和双面PCB可以使用接地走线或保护走线与时钟线并行走线。
(3)仔细选择逻辑组仵,尽量减少组件和走线所辐射的射频频谱分布量。在 满足要求的情况下,尽量使用信号沿变化率比较慢的装置。
(4)通过降低射频驱动电压(来自时钟产生电路,如TL/CMOS)来降低走 线的射频电流。
(5)降低接地骚扰电压,此电压存在于供电和接地平面结构中。
(6)当必须驱动大电容负载,而所有装置的引脚电位同时切换时,组件必须 具有充足的去耦电路。
(7)将时钟和信号走线进行合理布局,以避免发生阻尼振荡、电压过冲或电压下冲。
(8)在选定的网格上,使用数据线滤波器和共模扼流圈。
(9)当提供外部I/0连线时,必须正确使用旁路电容对信号线进行滤波。
(10)为那些会辐射大量共模射频能量(由组件内部产生)的组件提供一个射 频接地良好的散热器。
消除磁通量在概念上很简单,但是在进行消除或最小化设计时,必须注意一些其他问题和容易疏忽的地方,因为一个小失误,可能会产生许多其他问题,造成EMC工程师更多纠错的负担。最简单的磁通量消除法就是使用镜像平面。不管PCB布线时设计得多么好,磁场和电场都永远存在,但是,如果消除了磁通量,则电磁干扰就不存在了。