位置:51电子网 » 技术资料 » 单 片 机

去耦电容用来滤除高速器件在电源板上引起的骚扰电流

发布时间:2019/2/3 16:39:02 访问次数:1250

   电路中的电容可分为去耦电容、旁路电容MAX146BCAP+和容纳电容三类。去耦电容用来滤除高速器件在电源板上引起的骚扰电流,为器件提供一个局域化的直流,还能减低印制电路中的电流冲击的峰值;旁路电容能消除PCB上的高频辐射骚扰;容纳电容则配合去耦电容抑制AJ噪声。

   1.阻抗控制

   计算和控制各种由PCB线条构成的微带线和微带波导的波阻抗、相移常数、衰减常数等,使其满足设计要求。

   2.传输延迟和阻抗匹配

   由PCB走线的相移常数计算时钟脉冲的延迟,当延迟达到一定数值时,就要 进行阻抗匹配,以免发生终端反射,该反射会使时钟信号抖动或发生过冲。阻抗匹 配方法有串联电阻、并联电阻、戴维南网络、RC网络、二极管阵列等。电容材料对温度很敏感,要选温度系数小、等效串联电感和等效串联电阻小的电容器。一般要求电容等效串联电感小于10nH,等效串联电阻小于0.5Ω。在每个大规模集成电路(ⅡI)或超大规模集成电路(ⅤⅡI)器件所有电源与地脚之间都要加去耦电容,电源入口处要加旁路电容。此外,I/0连接器、电源输入连接器、元器件密集处、时钟发生电路附近都要在电源或信号传输通道加旁路电容,以抑制高频骚扰从电路前级向后级传递。


   时钟电路在数字电路中占有重要地位,同时时钟电路也是产生电磁骚扰的主要来源。一个具有2nAs上升沿的时钟信号辐射能量的频谱可达160MHz,其可能辐射的带宽可达十倍频,即能达1.6GHz。因此,设计好时钟电路是保证达到整机辐射指标的关键。时钟电路设计的主要问题有如下几个方面。

   电路中的电容可分为去耦电容、旁路电容MAX146BCAP+和容纳电容三类。去耦电容用来滤除高速器件在电源板上引起的骚扰电流,为器件提供一个局域化的直流,还能减低印制电路中的电流冲击的峰值;旁路电容能消除PCB上的高频辐射骚扰;容纳电容则配合去耦电容抑制AJ噪声。

   1.阻抗控制

   计算和控制各种由PCB线条构成的微带线和微带波导的波阻抗、相移常数、衰减常数等,使其满足设计要求。

   2.传输延迟和阻抗匹配

   由PCB走线的相移常数计算时钟脉冲的延迟,当延迟达到一定数值时,就要 进行阻抗匹配,以免发生终端反射,该反射会使时钟信号抖动或发生过冲。阻抗匹 配方法有串联电阻、并联电阻、戴维南网络、RC网络、二极管阵列等。电容材料对温度很敏感,要选温度系数小、等效串联电感和等效串联电阻小的电容器。一般要求电容等效串联电感小于10nH,等效串联电阻小于0.5Ω。在每个大规模集成电路(ⅡI)或超大规模集成电路(ⅤⅡI)器件所有电源与地脚之间都要加去耦电容,电源入口处要加旁路电容。此外,I/0连接器、电源输入连接器、元器件密集处、时钟发生电路附近都要在电源或信号传输通道加旁路电容,以抑制高频骚扰从电路前级向后级传递。


   时钟电路在数字电路中占有重要地位,同时时钟电路也是产生电磁骚扰的主要来源。一个具有2nAs上升沿的时钟信号辐射能量的频谱可达160MHz,其可能辐射的带宽可达十倍频,即能达1.6GHz。因此,设计好时钟电路是保证达到整机辐射指标的关键。时钟电路设计的主要问题有如下几个方面。

热门点击

 

推荐技术资料

硬盘式MP3播放器终级改
    一次偶然的机会我结识了NE0 2511,那是一个远方的... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!