应做到有关的逻辑元器件相互靠近
发布时间:2019/2/3 15:59:18 访问次数:330
对高频数字逻辑电路进行布局时,应做到有关的逻辑元器件相互靠近,易产生干扰的器件(如时钟发生器)或发热器件远离其他无关集成电路。M5M51008DFP-70H由于高频数字信号正负电平转换时间短、转换电流大,往往会在供电回路产生尖脉冲,并通过电源线给系统带来致命的干扰。这就需要在每一个器件的电源输入端就近并联一个去耦电容来旁路尖峰干扰。
采用级间加缓冲器可以减少级间干扰,还可防止由于输人过电压击穿造成关键器件的损坏。
将多余输入端口接地或通过电阻接电源可以防止输人端口感应造成的干扰。输入端口并联接地电容去耦或外壳涂静电防护漆,可以防止输人端口的静电感应及静电电荷积累放电干扰。
防止逻辑电路产生EMC问题的主要措施如下。
(1)对输人和按键采用电平检测(而非边沿检测)。
(2)使用前沿速率尽可能慢且平滑的数字信号(不超过失真极限)。
(3)在PCB上,允许对信号边沿速度或带宽进行控制(例如,在驱动端使用软铁氧体磁珠或串联电阻)。
(4)降低负载电容,以使靠近输出端的集电极开路驱动器便于上拉,上拉电阻值在保证电路正常工作的情况下越大越好。
(5)处理器散热片与芯片之间通过导热材料进行电气隔离,并在处理器周围多点射频接地。
(6)重视每个电源引脚处的电源高质量射频旁路(去耦)。
(7)高质量电源监视电路需对电源中断、跌落、浪涌和瞬态干扰有抵抗能力。
(8)需要一只高质量的“看门狗”电路。
(9)不在“看门狗”或电源监视电路上使用可编程器件。
(10)电源监视及“看门狗”电路也需适当的电路和软件技术,以使它们可以适应大多数的不测情况。 由于T⒒电路在状态转换瞬间,两个输出晶体管短暂同时导通产生一个大的 冲击电流,加上反馈作用可以成为一个干扰振荡器,可以采用整型电路来消除这种
现象。 在逻辑电路中,数字信号传输线的处理也相当重要。当电路在高速运行时,在 源和目的间的阻抗匹配非常重要。因为错误的匹配将会引起信号反馈和阻尼振荡。 过量的射频能量将会辐射或影响电路的其他部分,引起EMC问题。而信号的端接 (匹配)有助于减少这些非预计的结果。信号端接(匹配)不但能减少在源和目的 之间的信号反馈和振荡,而且也能减缓信号边沿的快速上升和下降。
对高频数字逻辑电路进行布局时,应做到有关的逻辑元器件相互靠近,易产生干扰的器件(如时钟发生器)或发热器件远离其他无关集成电路。M5M51008DFP-70H由于高频数字信号正负电平转换时间短、转换电流大,往往会在供电回路产生尖脉冲,并通过电源线给系统带来致命的干扰。这就需要在每一个器件的电源输入端就近并联一个去耦电容来旁路尖峰干扰。
采用级间加缓冲器可以减少级间干扰,还可防止由于输人过电压击穿造成关键器件的损坏。
将多余输入端口接地或通过电阻接电源可以防止输人端口感应造成的干扰。输入端口并联接地电容去耦或外壳涂静电防护漆,可以防止输人端口的静电感应及静电电荷积累放电干扰。
防止逻辑电路产生EMC问题的主要措施如下。
(1)对输人和按键采用电平检测(而非边沿检测)。
(2)使用前沿速率尽可能慢且平滑的数字信号(不超过失真极限)。
(3)在PCB上,允许对信号边沿速度或带宽进行控制(例如,在驱动端使用软铁氧体磁珠或串联电阻)。
(4)降低负载电容,以使靠近输出端的集电极开路驱动器便于上拉,上拉电阻值在保证电路正常工作的情况下越大越好。
(5)处理器散热片与芯片之间通过导热材料进行电气隔离,并在处理器周围多点射频接地。
(6)重视每个电源引脚处的电源高质量射频旁路(去耦)。
(7)高质量电源监视电路需对电源中断、跌落、浪涌和瞬态干扰有抵抗能力。
(8)需要一只高质量的“看门狗”电路。
(9)不在“看门狗”或电源监视电路上使用可编程器件。
(10)电源监视及“看门狗”电路也需适当的电路和软件技术,以使它们可以适应大多数的不测情况。 由于T⒒电路在状态转换瞬间,两个输出晶体管短暂同时导通产生一个大的 冲击电流,加上反馈作用可以成为一个干扰振荡器,可以采用整型电路来消除这种
现象。 在逻辑电路中,数字信号传输线的处理也相当重要。当电路在高速运行时,在 源和目的间的阻抗匹配非常重要。因为错误的匹配将会引起信号反馈和阻尼振荡。 过量的射频能量将会辐射或影响电路的其他部分,引起EMC问题。而信号的端接 (匹配)有助于减少这些非预计的结果。信号端接(匹配)不但能减少在源和目的 之间的信号反馈和振荡,而且也能减缓信号边沿的快速上升和下降。