应选择集成度高并符合EMC设计要求的逻辑器件
发布时间:2019/2/3 15:30:57 访问次数:413
必要时,应选择集成度高并符合EMC设计要求的逻辑器件,尽量具备以下特性。HD74HC540P
(1)电源及地的引脚较近和/或多个电源及地线引脚。
(2)输出电压波动性小。
(3)可控开关速率。
(4)与传输线匹配的I/0电路。
(5)差动信号传输。
(6)地线反射较低。
(7)对ESD及其他干扰现象具各抗扰性。
(8)输人电容小。
(9)输出级驱动能力不超过最大实际应用的需求。
(10)电源瞬态电流低。
这些参数的最大值、最小值应由其生产商――注明。
高技术逻辑器件的生产商可以提供详尽的EMC设计手册指导器件使用。设计人员要了解这些并严格按要求去设计。详尽的EMC设计手册表明生产商关Jb的是用户的真正需求,这在选择器件时是必须考虑的因素。
在早期设计阶段,如果E的EMC特性不清楚,可以通过一个简单功能电路(至少时钟电路要I作)进行各种EMC测试,条件允许时要尽量在高速数据传输状态完成操作。发射测试可方便地在标准测试台上进行,用来筛选出那些明显比其他器件噪声小得多的器件。抗扰度筛选测试可采用同样的方式进行,以寻找能承受更大干扰的器件。这种筛选方式同样适用于模拟器件。由于EMC所面临的问题大多是共模骚扰,因此共模扼流圈是常用的抑制共模
骚扰的元器件之一。这里就给大家简单介绍一下共模扼流圈的原理及使用情况。共模扼流圈是一个以铁氧体为磁芯的共模骚扰抑制器件。它由两个尺寸相同、匝数相同的线圈对称绕制在同一个铁氧体环形磁芯上,形成一个四端器件,对于共模信号呈现出大电感具有抑制作用,而对于差模信号呈现出很小的漏电感(几乎不起作用)。其工作原理是流过共模电流时磁环中的磁通相互叠加,从而具有相当大的电感量,对共模电流起到抑制作用,而当两线圈流过差模电流时,磁环中的磁通相互抵消,几乎没有电感量,所以差模电流可以无衰减地通过。因此共模扼流圈在平衡线路中能有效地抑制共模骚扰信号,而对线路正常传输的差模信号无影响。
插座对EMC很不利,建议直接在PCB上焊接表贴芯片。使用时,选择具有较短引线和较小体积的£芯片则更好,BGA及类似芯片封装的IC在目前是较好的选择。安装在座上的(更糟的是插座本身带有电池)可编程只读存储器(PR0M)的发射及敏感特性经常会使一个本来良好的设计变坏。因此,最好采用直接焊接到电路板上的表贴可编程储存器。其他£器件只要能直接焊接到PCB上,就尽量不要
使用插座。
必要时,应选择集成度高并符合EMC设计要求的逻辑器件,尽量具备以下特性。HD74HC540P
(1)电源及地的引脚较近和/或多个电源及地线引脚。
(2)输出电压波动性小。
(3)可控开关速率。
(4)与传输线匹配的I/0电路。
(5)差动信号传输。
(6)地线反射较低。
(7)对ESD及其他干扰现象具各抗扰性。
(8)输人电容小。
(9)输出级驱动能力不超过最大实际应用的需求。
(10)电源瞬态电流低。
这些参数的最大值、最小值应由其生产商――注明。
高技术逻辑器件的生产商可以提供详尽的EMC设计手册指导器件使用。设计人员要了解这些并严格按要求去设计。详尽的EMC设计手册表明生产商关Jb的是用户的真正需求,这在选择器件时是必须考虑的因素。
在早期设计阶段,如果E的EMC特性不清楚,可以通过一个简单功能电路(至少时钟电路要I作)进行各种EMC测试,条件允许时要尽量在高速数据传输状态完成操作。发射测试可方便地在标准测试台上进行,用来筛选出那些明显比其他器件噪声小得多的器件。抗扰度筛选测试可采用同样的方式进行,以寻找能承受更大干扰的器件。这种筛选方式同样适用于模拟器件。由于EMC所面临的问题大多是共模骚扰,因此共模扼流圈是常用的抑制共模
骚扰的元器件之一。这里就给大家简单介绍一下共模扼流圈的原理及使用情况。共模扼流圈是一个以铁氧体为磁芯的共模骚扰抑制器件。它由两个尺寸相同、匝数相同的线圈对称绕制在同一个铁氧体环形磁芯上,形成一个四端器件,对于共模信号呈现出大电感具有抑制作用,而对于差模信号呈现出很小的漏电感(几乎不起作用)。其工作原理是流过共模电流时磁环中的磁通相互叠加,从而具有相当大的电感量,对共模电流起到抑制作用,而当两线圈流过差模电流时,磁环中的磁通相互抵消,几乎没有电感量,所以差模电流可以无衰减地通过。因此共模扼流圈在平衡线路中能有效地抑制共模骚扰信号,而对线路正常传输的差模信号无影响。
插座对EMC很不利,建议直接在PCB上焊接表贴芯片。使用时,选择具有较短引线和较小体积的£芯片则更好,BGA及类似芯片封装的IC在目前是较好的选择。安装在座上的(更糟的是插座本身带有电池)可编程只读存储器(PR0M)的发射及敏感特性经常会使一个本来良好的设计变坏。因此,最好采用直接焊接到电路板上的表贴可编程储存器。其他£器件只要能直接焊接到PCB上,就尽量不要
使用插座。