ESD分析原理示
发布时间:2017/6/22 21:22:14 访问次数:748
理论上本案例出现的问题还存在一种可能,那就是以上几种静电放电对于设备影响种类中的(3)。M25P64-VME6TG只是很难用试验来区分到底是哪种方式影响了内部电路,这里也把这种可能出现的情况分析一下。本案例涉及的产品设有接地端子,ESD测试时产品接地,接地端子与RJ一绣连接器的外壳及内部电路的工作地都是相连的,如图5,所示,图中C表示放电点到接地端子的接地互连线与电路工作地之间的寄生分布电容,假设为2pF;σΛ:表示静电放电电流流过地线时在A、B两点之间产生的压降,由于本产品结构特性的限制,以及测试时本身接地线(约1m)所固有的阻抗,使A、B两、间的接地阻抗很难保证做到零。
为了有助于分析,假设经过接地装置的静电放电的峰值电流为⒛A(实际上应该大于该值,路径由虚线表示),再假设接地路径A与B之间存在10nH的寄生电感,dr为静电放电电流的上升沿时间1m。
当σA:存在2O0Ⅴ的峰值电压时,流过工作地的电流(路径由上侧的蓝色虚线表示)当有0.4A以上的电流流过工作地时,如果工作地平面并不是很完整,存在一定的阻抗,如存在过孔造成的缝隙,如图5。笳所示,假设存在1cm长的缝隙,则大概有10nH的寄生电感L1(估计值的来源可查看相关文档)。
理论上本案例出现的问题还存在一种可能,那就是以上几种静电放电对于设备影响种类中的(3)。M25P64-VME6TG只是很难用试验来区分到底是哪种方式影响了内部电路,这里也把这种可能出现的情况分析一下。本案例涉及的产品设有接地端子,ESD测试时产品接地,接地端子与RJ一绣连接器的外壳及内部电路的工作地都是相连的,如图5,所示,图中C表示放电点到接地端子的接地互连线与电路工作地之间的寄生分布电容,假设为2pF;σΛ:表示静电放电电流流过地线时在A、B两点之间产生的压降,由于本产品结构特性的限制,以及测试时本身接地线(约1m)所固有的阻抗,使A、B两、间的接地阻抗很难保证做到零。
为了有助于分析,假设经过接地装置的静电放电的峰值电流为⒛A(实际上应该大于该值,路径由虚线表示),再假设接地路径A与B之间存在10nH的寄生电感,dr为静电放电电流的上升沿时间1m。
当σA:存在2O0Ⅴ的峰值电压时,流过工作地的电流(路径由上侧的蓝色虚线表示)当有0.4A以上的电流流过工作地时,如果工作地平面并不是很完整,存在一定的阻抗,如存在过孔造成的缝隙,如图5。笳所示,假设存在1cm长的缝隙,则大概有10nH的寄生电感L1(估计值的来源可查看相关文档)。
上一篇:CMOS器件中的触发器锁死
上一篇:在信号线上并联旁路电容
热门点击