时钟发生器尽量靠近使用该时钟的器件
发布时间:2017/3/9 21:41:36 访问次数:418
时钟发生器尽量靠近使用该时钟的器件,石英晶体振荡器金属外壳要接地, INA333AIDGKR用地线将时钟区圈起来,时钟线尽量短。
PCB应使用笱°过渡折线代替⒛°折线布线以减小高频信号对外的发射与耦合。
低频模拟电路中,单面板和双面板用单点接电源和地;电源线、地线尽量粗。
I/o驱动电路尽量靠近PCB边,让其尽快离开PCB。
关键线要尽量粗,并在两边加上保护地。高速线要短而直。
元器仵引脚尽量短,尤其去耦电容引脚尽量短,最好使用贴片陶瓷电容。
对凡/D、D/A类器件,数字部分与模拟部分不要交叉布线。
时钟、总线、片选信号要远离I/0线和接插仵。
模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟线。
时钟线垂直于I/0线比平行I/0线干扰小,时钟元器件引脚尽量远离
I/0电缆。
石英晶体下面以及对噪声敏感的器件下面不要走信号线而使用大面
积地。
弱信号电路,低频电路不要形成地电流环路。
任何信号都尽量不要形成环路,但如不可避免,让环路面积尽量小。
时钟发生器尽量靠近使用该时钟的器件,石英晶体振荡器金属外壳要接地, INA333AIDGKR用地线将时钟区圈起来,时钟线尽量短。
PCB应使用笱°过渡折线代替⒛°折线布线以减小高频信号对外的发射与耦合。
低频模拟电路中,单面板和双面板用单点接电源和地;电源线、地线尽量粗。
I/o驱动电路尽量靠近PCB边,让其尽快离开PCB。
关键线要尽量粗,并在两边加上保护地。高速线要短而直。
元器仵引脚尽量短,尤其去耦电容引脚尽量短,最好使用贴片陶瓷电容。
对凡/D、D/A类器件,数字部分与模拟部分不要交叉布线。
时钟、总线、片选信号要远离I/0线和接插仵。
模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟线。
时钟线垂直于I/0线比平行I/0线干扰小,时钟元器件引脚尽量远离
I/0电缆。
石英晶体下面以及对噪声敏感的器件下面不要走信号线而使用大面
积地。
弱信号电路,低频电路不要形成地电流环路。
任何信号都尽量不要形成环路,但如不可避免,让环路面积尽量小。
上一篇:在设计PCB时,应注意以下几点
上一篇: PCB设计时的电路拮施