按逻辑电路速度分区布置
发布时间:2017/3/6 21:25:10 访问次数:585
在插卡式PCB布置高速、M25P16-VMN6P中速和低速逻辑电路时,若所有的信号均要通过插槽与总线连接,应按照如图5-1(a)所示的方式排列元器件。高速元器件(快逻辑、时钟振荡器等)应安放在紧靠边缘连接器范围内,而低速逻辑和存储器应安放在远离连接器范围内,这样可使得高速走线保持最短,并对减小共阻抗耦合、辐射和骚扰都是有利的。
对单板型PCB布置高速、中速和低速逻辑电路时,应将高速元器件放在板的中心位置,围绕高速元器件布置中速元器件,最外围布置低元器件,这样可使得高速走线保持最短。
PCB导线的阻抗不连续性
高速PCB中的高速信号线及地线的走线阻抗不连续处会产生高速信号的反射和驻波,使得信号传输劣化,可采取以下措施避免其阻抗不连续性。
(1)PCB走线宽度不要突变,以防止因此产生走线阻抗突变。
(2)PCB走线不要突然拐角,否则会使拐角处的磁偶力矩增加和拐点处的传输阻抗不连续。
在插卡式PCB布置高速、M25P16-VMN6P中速和低速逻辑电路时,若所有的信号均要通过插槽与总线连接,应按照如图5-1(a)所示的方式排列元器件。高速元器件(快逻辑、时钟振荡器等)应安放在紧靠边缘连接器范围内,而低速逻辑和存储器应安放在远离连接器范围内,这样可使得高速走线保持最短,并对减小共阻抗耦合、辐射和骚扰都是有利的。
对单板型PCB布置高速、中速和低速逻辑电路时,应将高速元器件放在板的中心位置,围绕高速元器件布置中速元器件,最外围布置低元器件,这样可使得高速走线保持最短。
PCB导线的阻抗不连续性
高速PCB中的高速信号线及地线的走线阻抗不连续处会产生高速信号的反射和驻波,使得信号传输劣化,可采取以下措施避免其阻抗不连续性。
(1)PCB走线宽度不要突变,以防止因此产生走线阻抗突变。
(2)PCB走线不要突然拐角,否则会使拐角处的磁偶力矩增加和拐点处的传输阻抗不连续。
上一篇:时钟线、信号线和地线布线
上一篇:PCB设计的带宽