该电路内含三个独立的三输入端与非门
发布时间:2016/10/3 21:09:04 访问次数:2752
“日”字字形成电路是在日计数电路中加入一个三输入端与非门D4后组成的。D4为三输入端与非门CD4023,该电路内含三个独立的三输入端与非门,EFCH836MTDE1在日计数电路中,日计数器在日进位脉冲的输入下,以每日加1的计数方式循环计数,它的四个输出端以二一十进制码的方式输出,即0001—0010—0011—0100一0101—0110-*0111...。当计数器输出0111时,即为十进制数7,也正是一个星期中的第七天,即星期日。这时,三输入端与非门D4的三个输入端均为高电平,它的输出端10变为低电平。这一低平被至CD4511的“灯测试”端LT,由于LED数码管当LT为低电平时,数码管中全部笔段均发光显示,即为“日”字,这就实现了星期日的显示功能。
七进制计数器的形成。计数器的七进制是通过附加在计数器中的R—S触发器的控制而形成的。其形成过程是这样的:当计数器在1~7计数范围内时,其计数输出端Q4~01的输出范围为0001~0111,即Q4的输出一直为0。由或非门CD4001中的两个门Dl、D2组成的R-S触发器,它的输出端控制着计数器IC1的预置数端PE。当PE为低电平时,计数器处于预置数状态,可以预置数。当PE端为高电平时,停止预置数。R-S触发器的置0端(Dl的1脚)受输出端Q4的控制;它的置1端(D2的6脚)受日进位脉冲通过D3反相后的电平的控制。由于R-S触发器的翻转受高电平的触发而翻转,在日计数器的1~7日期间,Q4 -直为低电平,它对触发器不起控制作用。而日进位脉冲在平时为低电平,经D3反相后变为高电平加至R-S触发器的置1端,使触发器置1,为高电平,它加至PE端使计数器不能预置数。即使每日的日进位脉冲到来时,由于通过D3反相为低电平,对触发器也不起作用。所以PE端一直保持高电平不变。
“日”字字形成电路是在日计数电路中加入一个三输入端与非门D4后组成的。D4为三输入端与非门CD4023,该电路内含三个独立的三输入端与非门,EFCH836MTDE1在日计数电路中,日计数器在日进位脉冲的输入下,以每日加1的计数方式循环计数,它的四个输出端以二一十进制码的方式输出,即0001—0010—0011—0100一0101—0110-*0111...。当计数器输出0111时,即为十进制数7,也正是一个星期中的第七天,即星期日。这时,三输入端与非门D4的三个输入端均为高电平,它的输出端10变为低电平。这一低平被至CD4511的“灯测试”端LT,由于LED数码管当LT为低电平时,数码管中全部笔段均发光显示,即为“日”字,这就实现了星期日的显示功能。
七进制计数器的形成。计数器的七进制是通过附加在计数器中的R—S触发器的控制而形成的。其形成过程是这样的:当计数器在1~7计数范围内时,其计数输出端Q4~01的输出范围为0001~0111,即Q4的输出一直为0。由或非门CD4001中的两个门Dl、D2组成的R-S触发器,它的输出端控制着计数器IC1的预置数端PE。当PE为低电平时,计数器处于预置数状态,可以预置数。当PE端为高电平时,停止预置数。R-S触发器的置0端(Dl的1脚)受输出端Q4的控制;它的置1端(D2的6脚)受日进位脉冲通过D3反相后的电平的控制。由于R-S触发器的翻转受高电平的触发而翻转,在日计数器的1~7日期间,Q4 -直为低电平,它对触发器不起控制作用。而日进位脉冲在平时为低电平,经D3反相后变为高电平加至R-S触发器的置1端,使触发器置1,为高电平,它加至PE端使计数器不能预置数。即使每日的日进位脉冲到来时,由于通过D3反相为低电平,对触发器也不起作用。所以PE端一直保持高电平不变。
热门点击
- 风能(E)的大小与风速的立方(y3)成正比
- 该电路内含三个独立的三输入端与非门
- FET通过加在栅极上的电压可以控制流过漏极的
- ICT在线测试
- 焊锡膏的手动印刷流程
- 拖焊法焊接四面引脚的QFP集成电路
- 通常所说的磁性材料是指强磁性物质
- 荧光屏
- 保养维护记录表
- SMT焊接方法
推荐技术资料
- 硬盘式MP3播放器终级改
- 一次偶然的机会我结识了NE0 2511,那是一个远方的... [详细]