SPI总线概述
发布时间:2016/7/18 20:25:05 访问次数:496
sPI总线结构如图8,27所示。
sPI接口有4个引脚:sCLK,MIso,MOsI和SS。
MOsI(Master Out slavc In,主出从入》主器件HMC1019LP4E的输出和从器件的输入,用于主器件到从器件的串行数据传输。当sPI作为主器件时,该信号是输出;当SPI作为从器件时,该信号是输入。
数据传输时最高位在先,低位在后。根据sPI规范,多个从机可以共享一根MOsI信号线。在时钟边界的前半周期,主机将数据放在MOSI信号线上,从机在该边界处获取该数据。
MIso(Master h slave Out,主入从出):从器件的输出和主器件的输入,用于实现从器件到主器件的数据传输。当SPI作为主器件时,该信号是输入;当sPI作为从器件时,该信号是输出。数据传输时最高位在先,低位在后。sPI规范中,一个主机可连接多个从机,因此,主
机的bIIs0信号线会连接到多个从机上,或者说,多个从机共享一根MIs0信号线。当主机与一个从机通信时,其他从机应将其MIs0引脚驱动置为高阻状态。
sPI总线结构如图8,27所示。
sPI接口有4个引脚:sCLK,MIso,MOsI和SS。
MOsI(Master Out slavc In,主出从入》主器件HMC1019LP4E的输出和从器件的输入,用于主器件到从器件的串行数据传输。当sPI作为主器件时,该信号是输出;当SPI作为从器件时,该信号是输入。
数据传输时最高位在先,低位在后。根据sPI规范,多个从机可以共享一根MOsI信号线。在时钟边界的前半周期,主机将数据放在MOSI信号线上,从机在该边界处获取该数据。
MIso(Master h slave Out,主入从出):从器件的输出和主器件的输入,用于实现从器件到主器件的数据传输。当SPI作为主器件时,该信号是输入;当sPI作为从器件时,该信号是输出。数据传输时最高位在先,低位在后。sPI规范中,一个主机可连接多个从机,因此,主
机的bIIs0信号线会连接到多个从机上,或者说,多个从机共享一根MIs0信号线。当主机与一个从机通信时,其他从机应将其MIs0引脚驱动置为高阻状态。
上一篇:写操作
上一篇:sPI总线数据/时钟时序