所有剩余引脚初始化是浮动状态
发布时间:2016/4/23 20:51:56 访问次数:943
所有剩余引脚初始化是浮动状态。
所有模型都必须根据CMSH1-60MTR13其逻辑对输入进行变换求得输出(模型调用无固定顺序)。
如果网络的状态发生改变,则与其相关联的模型将被要求重新计算得到它们的输出,该过程将重复进行,直到系统确认出现稳态。
当初始化完成后,就进行第二步操作——仿真。仿真是经过反复通过以下两个步骤循环来进行的:
(1)读取当前所有发生改变的状态或者相关的网络,并将其组成新的状态表。
(2)当网络状态发生变化时,与之相连的所有模型的输入引脚将被重新仿真;当模型输出状态改变时,为下一轮循环创造新事件。
当遇到以下情况时仿真停止:
(1)定义的仿真时间(即Stop Time)到。
(2)事件驱动队列为空,这意味着该电路已经达到了一个永久稳定的状态。
(3)当发生逻辑延时为零这样自相矛盾的问题时,比如,尽管反复循环事件处理,但当前时间停止前进,这就是互相矛盾的,因此会停止仿真。
(4)系统错误。这是不太可能发生的错误,但假如设计的系统不稳定,可能导致在某处高频率(如100MHz)振荡,这时也会停止仿真。
所有剩余引脚初始化是浮动状态。
所有模型都必须根据CMSH1-60MTR13其逻辑对输入进行变换求得输出(模型调用无固定顺序)。
如果网络的状态发生改变,则与其相关联的模型将被要求重新计算得到它们的输出,该过程将重复进行,直到系统确认出现稳态。
当初始化完成后,就进行第二步操作——仿真。仿真是经过反复通过以下两个步骤循环来进行的:
(1)读取当前所有发生改变的状态或者相关的网络,并将其组成新的状态表。
(2)当网络状态发生变化时,与之相连的所有模型的输入引脚将被重新仿真;当模型输出状态改变时,为下一轮循环创造新事件。
当遇到以下情况时仿真停止:
(1)定义的仿真时间(即Stop Time)到。
(2)事件驱动队列为空,这意味着该电路已经达到了一个永久稳定的状态。
(3)当发生逻辑延时为零这样自相矛盾的问题时,比如,尽管反复循环事件处理,但当前时间停止前进,这就是互相矛盾的,因此会停止仿真。
(4)系统错误。这是不太可能发生的错误,但假如设计的系统不稳定,可能导致在某处高频率(如100MHz)振荡,这时也会停止仿真。
上一篇:数字图表仿真的基本概念
上一篇:数字图表仿真测试导线信号
热门点击
- 元器件清单
- Design Explorer应用
- 转换为ASCII码文本文件(TXT)
- CLKIN(Input):外部时钟信号输入端
- 高斯白噪声信号源应用实例
- 元器件的所有属性
- 数码管引脚测试
- 总线与总线分支的连接
- 层次电路图——子图设计
- y轴增益调整旋钮
推荐技术资料
- 泰克新发布的DSA830
- 泰克新发布的DSA8300在一台仪器中同时实现时域和频域分析,DS... [详细]