- CoolRunner-Ⅱ器件实现SPI主控制器2008/9/19 0:00:00 2008/9/19 0:00:00
- spi串行外设接口是一个全双工、同步及串行数据通信接口,已经被广泛应用于微处理器、微控制器和外设中,它允许在处理器与外设或处理器之间进行通信。spi系统很灵活,可以与许多通用外设接口。本节描...[全文]
- Coo1Runner-Ⅱ器件实现SPI接收寄存器(SPIRR)2008/9/19 0:00:00 2008/9/19 0:00:00
- spirr保存从miso接收到的数据,当从spi总线接收到一个字节并保存到spirr寄存器中时,rcv_full标志有效,8051就可以读取spirr数据。 欢迎转载,信息来自维库电子市场...[全文]
- Coo1Runner-Ⅱ器件实现IDE总线接口和协议2008/9/19 0:00:00 2008/9/19 0:00:00
- ide接口有两个工作模式,即pio模式和dma模式。当ide设备的状态寄存器bsy位被清零并且drq位被置“1”时,进行pio数据传输,pio模式数据位通常为16位。片选信号cs0和csi选...[全文]
- Coo1Runner-Ⅱ器件实现设计范例IDE控制器2008/9/19 0:00:00 2008/9/19 0:00:00
- ide控制器的coolrunner-ii实现支持以下功能。 (1)intel pxa270 cpu的16位vlio模式下的静态存储器接口。 (2)ata pio模式0。 (3)用做缓存...[全文]
- Coo1Runner-Ⅱ器件实现SRAM控制器2008/9/19 0:00:00 2008/9/19 0:00:00
- dma传输时,16位的sram用来存储来自cpu/ide的数据。sram分为两个块,分别是buffer1(0x00~0xff)和buffer2(0x100~oxlff)。 如图所示为sra...[全文]
- Coo1Runner-Ⅱ器件实现双向多路选择器2008/9/19 0:00:00 2008/9/19 0:00:00
- 该范例的设计与实现如下。 (1)cpld设计 cpld设计实际上是一个双向多路选择器,主机通过“select”信号选择sd卡。一旦选中,cpld会自动检测数据流的方向并建立通...[全文]
- CoolRunner-Ⅱ器件的I2C总线仲裁2008/9/19 0:00:00 2008/9/19 0:00:00
- 在以下几种情况下,i2c总线仲裁会失败。 (1)在地址或数据发送周期,当主设备输出“1”,而sda被采样为“0”。 (2)在数据接收周期的应答位,当主设备输出“1”,而sda被采样为“0...[全文]
- CoolRunner-Ⅱ器件的OL、SDA、START不口STOP发生逻辑2008/9/19 0:00:00 2008/9/19 0:00:00
- 在主模式中,此进程产生i2c总线的sol和sda。sol为100 khz,由系统时钟1.832 mhz及分频计数器cnt_100khz决定。在不同的设计中,系统时钟可能不一样。为了满足i2c...[全文]
- CoolRunner-Ⅱ器件的I2C接口主状态机2008/9/19 0:00:00 2008/9/19 0:00:00
- i2c接口主状态机如图所示。 如图 i2c接口主状态机 无论是主模式,还是从模式,状态机都是相同的。在每个状态,模式都会被检测,以决定输出和下一个状态。如果仲裁失败或 i2c控制...[全文]
- CoolRunner-Ⅱ器件的微处理器接口逻辑2008/9/19 0:00:00 2008/9/19 0:00:00
- uc接口是一个异步接口,与i2c之间的交互流程如图1所示。 如图 uc与i2c之间的交互流程 uc总线协议在coo1runner-ⅱ中是由一个状态机实现的,如图2所示。在空闲...[全文]
- CoolRunner-II CPLD设计2008/9/19 0:00:00 2008/9/19 0:00:00
- (1)工作流程 cpld控制adc初始化并读回12位转换结果,将其解串为16位存储在sram中。此过程由两个状态机实现,如图1所示。 cpld配置adc内部每一个寄存器,紧接着一个“di...[全文]
- CoolRunner-II器件的SHIFT_OUT模块2008/9/19 0:00:00 2008/9/19 0:00:00
- shift_out模块发送tx_data到tx_module模块以开始一次传输过程,load_data_h信号使能shift_out模块装入当前数据,此模块的框图如图所示。 如图shi...[全文]
- CoolRunner-II器件的接收器模块设计2008/9/19 0:00:00 2008/9/19 0:00:00
- 接收器模块框图如图1所示,rx引脚串行接收数据,每个时钟移一位到一个3位的移位寄存器rxin中。当rxin的最低位检测到一个边沿(逻辑1)时,则使能一个计数器。这个计数器计数到大约位周期的3...[全文]
- CoolRunner-II器件的设计范例和实现2008/9/19 0:00:00 2008/9/19 0:00:00
- 此设计的接收逻辑在xc2c256-7tqg144c中实现,资源使用情况如表1所示。 表1 接收逻辑xc2c256-7tqg144c使用的资源情况 发送逻辑在xc2c128-7...[全文]
- 高速模数转换技术奠定SDR基础2008/9/19 0:00:00 2008/9/19 0:00:00
- 无线技术标准的不断地演进,迫使电信公司必须支付庞大的成本,而软件无线电(sdr)则能解决这个问题。完全可重配置的无线射频系统的面世可以通过软件升级来支持新标准或多种标准,使电信公司不需花费高...[全文]
- CoolRunner-II器件的ISO 7816 Smart Card标准2008/9/19 0:00:00 2008/9/19 0:00:00
- iso 7816标准规定的smart card卡的规格及芯位置如图1所示,本节将主要讨论传输协议及一些基本命令。 如图1 smart card卡的规格及芯片位置 iso 7816-3...[全文]
- Coo1Runner-Ⅱ器件I2C接口协议2008/9/19 0:00:00 2008/9/19 0:00:00
- 这里将说明i2c的主要通信协议,更详细的说明和时序图请参考i2c规范文档。 i2c总线包括两个信号线,即sda和scl。所有通信都发生在这两个信号线上,连接到同一条总线上的设备数目受限于最...[全文]
- 数据通道2008/9/19 0:00:00 2008/9/19 0:00:00
- 数据通道的最大负载尺寸一定是16b的整数倍,控制字仅仅在触发数据之间才能插入。一旦数据开始发送,则数据一直在发送。直到包结束或16 b的整数倍的边界,如图1所示为数据通道状态图。 ...[全文]
- CoolRunner-II实现IrDA和UART功能描述2008/9/17 0:00:00 2008/9/17 0:00:00
- irda version 1.o标准可以支持115.2 kb/s数龆遮率,irda version 2.0可以支铪到4 mb/s数据速率 本设计符合 irda version1.0标准,支持...[全文]
- CoolRunner-II直接模式2008/9/17 0:00:00 2008/9/17 0:00:00
- 一次adc转换可以通过一个直接模式命令启动,在此模式下一个8位指令被传输,直接模式命令指定了输入通道和pga增益。之后,ads7870将进行一次转换。转换结果将被写入寄存器0或寄存器1,并且...[全文]
热门点击
- Coo1Runner-Ⅱ器件实现IDE总
- 数字频率合成dds正弦波信号发生器
- Coo1Runner-Ⅱ器件实现双向多路
- Coo1Runner-Ⅱ器件I2C接口协
- CoolRunner-II器件的ISO
- Coo1Runner-Ⅱ器件实现SRAM
- CoolRunner-Ⅱ器件的OL、SD
- CoolRunner-Ⅱ器件的I2C总线
- CoolRunner-II实现IrDA和
- CoolRunner-Ⅱ器件的I2C接口
IC型号推荐
- S116P22
- S116-RO
- S116S01
- S116S02
- S116S02F
- S-1170B15PD
- S-1170B15PD-OTATFG
- S-1170B18UC-OTDTFG
- S-1170B25UC
- S-1170B25UC-OTKTFG
- S-1170B27UC-OTM-TF
- S-1170B2JPD-OUP
- S-1170B30UC-OTPTFG
- S-1170B33PD
- S-1170B33PD-OTS-G
- S-1170B33PD-OTS-TF
- S-1170B33UC
- S-1170B33UC-OTSTFG
- S-1170B33UC-OTS-TFG
- S-1170B35UC-OTU-TF
- S-1170B36PD-OTVTFG
- S-1170B37UC-OTWTFG
- S-1170B40PD-0TZ-G
- S-1170B42PD-0UB-G
- S-1170B48PD-OUHTFG
- S-1170B50PD
- S-1170B50UC
- S-1170B50UC-OUJTFG
- S119011CLU
- S119C-2