数字电位器的选择
发布时间:2012/3/6 19:53:05 访问次数:742
为滤波电路选择数字电位器时,需要考虑以下几个因素。AA78R05PIC
(1)使用数字电位器的最大限刹是电位器端点的电压,通常该电压必须保持在vcc和GND之间,以避免ESD结构内部的二极管将音频信号钳位。当Vc。在规定的范围内(2.7~5. SV)时,DS3903的ESD结构允许输入信号介于6V与GND之间,这一特性对于要求输入信号大于Vc。的应用非常灵活。但是,在图10. 11所示电路中并未处理6Vpp信号,因为运放电源低于6V时将会钳位信号。如果运算放大器能够用更高的电压供电,即可使用DS3903的大信号处理功能。
(2)电位器抽头的变化形式(线性或对数)决定了电路截止频率的线性调节或对数调节形式。对于图10. 11所示音频范围的滤波电路,为保证在40~800Hz之间提供尽可能多的截止频率设置,采用线性电位器比较合适。
(3)电位器的分辨率(如128或256抽头)决定了截止频率的调节精度,抽头数越多,截止频率的调节精度也越高。对于音频应用,不太可能使用64或128抽头以上的电位器来设置低通滤波器的截止频率。对于宽带应用可能要求更多的电位器抽头。
(4) -些数字电位器采用非易失存储,能够在没有电源供电时保持抽头位置。这种特性可用于保存校准后的滤波器位置,而在上电时不再调整滤波器设置。易失电位器总是从一个预置位置启动,电路在被修改之前将一直保持默认位置。
(5)数字电位器的端到端电阻和滑动电阻具有较宽的公差,图10.11所示电路中的两个电阻(POTO和POrl2)则保持相等,因为这两个电阻制作在同一硅片上。电位器的实际阻值差别较大,通常端到端电阻的变化范围是±20 010,但它们的相对值基本保持稳定。
(6)另外,数字电位器内部也具有一定的寄生电容,这会限制最大截止频率。截止频率大于500kHz时,不推荐使用lOkfl的数字电位器,也不建议将50kfl数字电位器用于lOOkHz以上的设计或将lOOkfl的数字电位器用于50kHz以上的设计,对于音频应用,所选择的电位器能够提供足够的带宽,但对于宽带应用,必须慎重考虑这一因素。
(1)使用数字电位器的最大限刹是电位器端点的电压,通常该电压必须保持在vcc和GND之间,以避免ESD结构内部的二极管将音频信号钳位。当Vc。在规定的范围内(2.7~5. SV)时,DS3903的ESD结构允许输入信号介于6V与GND之间,这一特性对于要求输入信号大于Vc。的应用非常灵活。但是,在图10. 11所示电路中并未处理6Vpp信号,因为运放电源低于6V时将会钳位信号。如果运算放大器能够用更高的电压供电,即可使用DS3903的大信号处理功能。
(2)电位器抽头的变化形式(线性或对数)决定了电路截止频率的线性调节或对数调节形式。对于图10. 11所示音频范围的滤波电路,为保证在40~800Hz之间提供尽可能多的截止频率设置,采用线性电位器比较合适。
(3)电位器的分辨率(如128或256抽头)决定了截止频率的调节精度,抽头数越多,截止频率的调节精度也越高。对于音频应用,不太可能使用64或128抽头以上的电位器来设置低通滤波器的截止频率。对于宽带应用可能要求更多的电位器抽头。
(4) -些数字电位器采用非易失存储,能够在没有电源供电时保持抽头位置。这种特性可用于保存校准后的滤波器位置,而在上电时不再调整滤波器设置。易失电位器总是从一个预置位置启动,电路在被修改之前将一直保持默认位置。
(5)数字电位器的端到端电阻和滑动电阻具有较宽的公差,图10.11所示电路中的两个电阻(POTO和POrl2)则保持相等,因为这两个电阻制作在同一硅片上。电位器的实际阻值差别较大,通常端到端电阻的变化范围是±20 010,但它们的相对值基本保持稳定。
(6)另外,数字电位器内部也具有一定的寄生电容,这会限制最大截止频率。截止频率大于500kHz时,不推荐使用lOkfl的数字电位器,也不建议将50kfl数字电位器用于lOOkHz以上的设计或将lOOkfl的数字电位器用于50kHz以上的设计,对于音频应用,所选择的电位器能够提供足够的带宽,但对于宽带应用,必须慎重考虑这一因素。
为滤波电路选择数字电位器时,需要考虑以下几个因素。AA78R05PIC
(1)使用数字电位器的最大限刹是电位器端点的电压,通常该电压必须保持在vcc和GND之间,以避免ESD结构内部的二极管将音频信号钳位。当Vc。在规定的范围内(2.7~5. SV)时,DS3903的ESD结构允许输入信号介于6V与GND之间,这一特性对于要求输入信号大于Vc。的应用非常灵活。但是,在图10. 11所示电路中并未处理6Vpp信号,因为运放电源低于6V时将会钳位信号。如果运算放大器能够用更高的电压供电,即可使用DS3903的大信号处理功能。
(2)电位器抽头的变化形式(线性或对数)决定了电路截止频率的线性调节或对数调节形式。对于图10. 11所示音频范围的滤波电路,为保证在40~800Hz之间提供尽可能多的截止频率设置,采用线性电位器比较合适。
(3)电位器的分辨率(如128或256抽头)决定了截止频率的调节精度,抽头数越多,截止频率的调节精度也越高。对于音频应用,不太可能使用64或128抽头以上的电位器来设置低通滤波器的截止频率。对于宽带应用可能要求更多的电位器抽头。
(4) -些数字电位器采用非易失存储,能够在没有电源供电时保持抽头位置。这种特性可用于保存校准后的滤波器位置,而在上电时不再调整滤波器设置。易失电位器总是从一个预置位置启动,电路在被修改之前将一直保持默认位置。
(5)数字电位器的端到端电阻和滑动电阻具有较宽的公差,图10.11所示电路中的两个电阻(POTO和POrl2)则保持相等,因为这两个电阻制作在同一硅片上。电位器的实际阻值差别较大,通常端到端电阻的变化范围是±20 010,但它们的相对值基本保持稳定。
(6)另外,数字电位器内部也具有一定的寄生电容,这会限制最大截止频率。截止频率大于500kHz时,不推荐使用lOkfl的数字电位器,也不建议将50kfl数字电位器用于lOOkHz以上的设计或将lOOkfl的数字电位器用于50kHz以上的设计,对于音频应用,所选择的电位器能够提供足够的带宽,但对于宽带应用,必须慎重考虑这一因素。
(1)使用数字电位器的最大限刹是电位器端点的电压,通常该电压必须保持在vcc和GND之间,以避免ESD结构内部的二极管将音频信号钳位。当Vc。在规定的范围内(2.7~5. SV)时,DS3903的ESD结构允许输入信号介于6V与GND之间,这一特性对于要求输入信号大于Vc。的应用非常灵活。但是,在图10. 11所示电路中并未处理6Vpp信号,因为运放电源低于6V时将会钳位信号。如果运算放大器能够用更高的电压供电,即可使用DS3903的大信号处理功能。
(2)电位器抽头的变化形式(线性或对数)决定了电路截止频率的线性调节或对数调节形式。对于图10. 11所示音频范围的滤波电路,为保证在40~800Hz之间提供尽可能多的截止频率设置,采用线性电位器比较合适。
(3)电位器的分辨率(如128或256抽头)决定了截止频率的调节精度,抽头数越多,截止频率的调节精度也越高。对于音频应用,不太可能使用64或128抽头以上的电位器来设置低通滤波器的截止频率。对于宽带应用可能要求更多的电位器抽头。
(4) -些数字电位器采用非易失存储,能够在没有电源供电时保持抽头位置。这种特性可用于保存校准后的滤波器位置,而在上电时不再调整滤波器设置。易失电位器总是从一个预置位置启动,电路在被修改之前将一直保持默认位置。
(5)数字电位器的端到端电阻和滑动电阻具有较宽的公差,图10.11所示电路中的两个电阻(POTO和POrl2)则保持相等,因为这两个电阻制作在同一硅片上。电位器的实际阻值差别较大,通常端到端电阻的变化范围是±20 010,但它们的相对值基本保持稳定。
(6)另外,数字电位器内部也具有一定的寄生电容,这会限制最大截止频率。截止频率大于500kHz时,不推荐使用lOkfl的数字电位器,也不建议将50kfl数字电位器用于lOOkHz以上的设计或将lOOkfl的数字电位器用于50kHz以上的设计,对于音频应用,所选择的电位器能够提供足够的带宽,但对于宽带应用,必须慎重考虑这一因素。