GAL20V8高性能E2CMOS PLD通用
发布时间:2011/6/30 14:06:25 访问次数:2174
GAL20V8特点
1)高性能E2CMOS®技术
Fmax = 166兆赫
4 ns的最大时钟输入到数据输出
UltraMOS®先进的CMOS技术
2)50%到75%减少功率双极
国际商会75毫安典型低功率设备
45毫安典型国际商会季度电力设备
3)ACTIVE PULL-UPS上的所有引脚
4)E2电池技术
可重构逻辑
可再编程细胞
100%Tested/100%的收益率
高速电擦除(<100毫秒)
20年的数据保存
5)八个输出逻辑宏单元
最大的灵活性复杂逻辑设计
可编程输出极性
兼与全功能模拟24-PAL ®器件熔丝图/参数兼容性
6)PRELOAD和上电复位所有寄存器
100%功能测试性
7)应用包括:
DMA控制
状态机控制
高速图形处理
标准逻辑速度升级
8)电子签名鉴定
GAL20V8说明
该GAL20V8,在5ns的最大传播延迟时间,结合一种高性能的CMOS工艺与电可擦除(E2)浮栅技术,可提供的最高速度表现在PLD市场。高速擦除时间 (<100毫秒)允许器件重新编程速度和效率。
通用架构提供最大的设计灵活性允许输出逻辑宏单元(OLMC)被配置用户。许多建筑的一个重要子集配置与GAL20V8可能是PAL架构上市在宏单元描述部分表。 GAL20V8器件是具有完全模仿这些PAL的体系的能力功能/熔丝图/参数的兼容性。独特的测试电路和可编程细胞允许完整的交流,DC,并在生产过程中的功能测试。因此,格安森美半导体提供100%现场可编程性和功能GAL的所有产品。此外,100擦除/写周期,数据保留20年以上指定。
输出逻辑宏单元(OLMC)
有三种可能的全球OLMC配置模式:简单的,复杂的,并注册。两个全球位SYN和AC0,控制所有宏单元模式配置。异或位每个宏单元的输出控制在三个任意极性模式,而每个宏单元的AC1位控制输入/输出配置。这两个全球和16家个体建筑位定义在GAL20V8所有可能的配置。该这些结构上的位所提供的资料只是为了提供更好的了解该设备。编译器软件将透明设置从引脚定义这些结构位,所以用户应该不需要直接操作这些结构位。
编译器支持OLMC
软件的编译器支持三种不同的全球OLMC模式为不同的设备类型。大多数编译器都能够自动选择设备类型,一般在登记册上的使用和输出使能(OE)的使用。注册设备上使用该软件的力量选择注册方式。与所有的组合输出由乘积项控制的OE将迫使软件选择复杂的模式。该软件将只选择简单模式当所有的输出都没有OE控制的专用组合。不同的设备表中列出的类型,可用于覆盖由软件自动设备选择。
当使用编译器软件来配置设备,用户要特别注意在每种模式下的限制。在注册模式引脚1和引脚13(DIP引脚)永久配置为时钟和输出使能分别。这些引脚不能被配置为在注册模式专用输入。
在复杂的模式引脚1和引脚13成为专用输入和使用22针的反馈路径和引脚15元。由于这种反馈路径使用,引脚22和引脚15不具备反馈选项在此模式下。
在简单模式下的输出管脚的所有反馈路径路由通过相邻引脚。这样,两个内心最引脚(引脚18和19)将不会有反馈的选择,因为这些引脚始终配置为专用的组合输出。
GAL20V8特点
1)高性能E2CMOS®技术
Fmax = 166兆赫
4 ns的最大时钟输入到数据输出
UltraMOS®先进的CMOS技术
2)50%到75%减少功率双极
国际商会75毫安典型低功率设备
45毫安典型国际商会季度电力设备
3)ACTIVE PULL-UPS上的所有引脚
4)E2电池技术
可重构逻辑
可再编程细胞
100%Tested/100%的收益率
高速电擦除(<100毫秒)
20年的数据保存
5)八个输出逻辑宏单元
最大的灵活性复杂逻辑设计
可编程输出极性
兼与全功能模拟24-PAL ®器件熔丝图/参数兼容性
6)PRELOAD和上电复位所有寄存器
100%功能测试性
7)应用包括:
DMA控制
状态机控制
高速图形处理
标准逻辑速度升级
8)电子签名鉴定
GAL20V8说明
该GAL20V8,在5ns的最大传播延迟时间,结合一种高性能的CMOS工艺与电可擦除(E2)浮栅技术,可提供的最高速度表现在PLD市场。高速擦除时间 (<100毫秒)允许器件重新编程速度和效率。
通用架构提供最大的设计灵活性允许输出逻辑宏单元(OLMC)被配置用户。许多建筑的一个重要子集配置与GAL20V8可能是PAL架构上市在宏单元描述部分表。 GAL20V8器件是具有完全模仿这些PAL的体系的能力功能/熔丝图/参数的兼容性。独特的测试电路和可编程细胞允许完整的交流,DC,并在生产过程中的功能测试。因此,格安森美半导体提供100%现场可编程性和功能GAL的所有产品。此外,100擦除/写周期,数据保留20年以上指定。
输出逻辑宏单元(OLMC)
有三种可能的全球OLMC配置模式:简单的,复杂的,并注册。两个全球位SYN和AC0,控制所有宏单元模式配置。异或位每个宏单元的输出控制在三个任意极性模式,而每个宏单元的AC1位控制输入/输出配置。这两个全球和16家个体建筑位定义在GAL20V8所有可能的配置。该这些结构上的位所提供的资料只是为了提供更好的了解该设备。编译器软件将透明设置从引脚定义这些结构位,所以用户应该不需要直接操作这些结构位。
编译器支持OLMC
软件的编译器支持三种不同的全球OLMC模式为不同的设备类型。大多数编译器都能够自动选择设备类型,一般在登记册上的使用和输出使能(OE)的使用。注册设备上使用该软件的力量选择注册方式。与所有的组合输出由乘积项控制的OE将迫使软件选择复杂的模式。该软件将只选择简单模式当所有的输出都没有OE控制的专用组合。不同的设备表中列出的类型,可用于覆盖由软件自动设备选择。
当使用编译器软件来配置设备,用户要特别注意在每种模式下的限制。在注册模式引脚1和引脚13(DIP引脚)永久配置为时钟和输出使能分别。这些引脚不能被配置为在注册模式专用输入。
在复杂的模式引脚1和引脚13成为专用输入和使用22针的反馈路径和引脚15元。由于这种反馈路径使用,引脚22和引脚15不具备反馈选项在此模式下。
在简单模式下的输出管脚的所有反馈路径路由通过相邻引脚。这样,两个内心最引脚(引脚18和19)将不会有反馈的选择,因为这些引脚始终配置为专用的组合输出。