MAX3000A可编程逻辑器件系列
发布时间:2011/6/25 16:15:12 访问次数:3746
MAX3000A特点:
MAX3000A是高性能,低成本的CMOS EEPROM的可编程逻辑器件(PLD)在MAX®架构之上.
1)3.3-V在系统可编程(ISP),通过内置的IEEE标准。 1149.1联合测试行动组(JTAG)接口先进的引脚锁定功能-ISP电路符合IEEE标准。
2)内置的边界扫描测试(BST)电路兼容IEEE标准。
3)增强ISP功能:
增强的ISP算法更快的编程
ISP_Done位,以确保完整的编程
上拉电阻的I/ O引脚在系统内编程
高密度可编程逻辑器件,从600到10000可用门
4.5-NS引脚对引脚与计数器频率可达逻辑延迟227.3兆赫
MultiVoltTM I/O接口使该装置的核心运行在3.3 V,而I/O引脚与5.0V,3.3V和2.5V逻辑兼容各级
热插拔支持
可编程互连阵列(PIA)连续路由结构快速,可预测的性能
MAX3000A更多特点:
1)PCI兼容
2)巴士友好架构,包括可编程摆率控制
3)开漏输出选项
4)个别清晰,预置可编程宏单元触发器,时钟和时钟使能控制
5)可编程省电模式功耗降低超过50%在每个宏单元
6)可配置扩展器产品长期销售,最多允许32个宏单元的乘积项
7)外观设计保护的专有可编程安全位
8)增强的建筑特色,包括:
6或10引脚或逻辑驱动输出使能信号
两个具有可选的倒置全局时钟信号
改进路由性增强的互连资源
可编程输出摆率控制
MAX3000A功能:
软件设计支持和自动布局和路线提供通过基于Windows的个人电脑和Sun Altera的开发系统SPARCstations和HP 9000系列700/800工作站其他设计输入和仿真提供支持EDIF 200300网表文件,参数化模块(LPM)库,的Verilog HDL,VHDL和其他流行的EDA工具的接口,从如Cadence的,逻辑的典范,导师第三方制造商图形,ORCAD,新思科技,Synplicity公司和VeriBest与Altera的主编程器编程支持(MPU),MasterBlasterTM通信电缆,ByteBlasterMVTM并口下载线,BitBlasterTM串口下载电缆编程以及来自第三方制造商的硬件和任何电路测试仪,测试和支持JamTM标准编程语言(STAPL)文件,STAPL字节码文件(JBC)或串行矢量格式文件(SVF)
一般说明
MAX3000A器件是低成本,高性能的设备上Altera的MAX架构。制备与先进的CMOS技术,对EEPROM的MAX 3000A器件采用3.3V电源电压,并提供600万可用门,ISP,引脚到引脚延误快达4.5纳秒,与反速度227.3兆赫。 MAX3000A器件在-4,-5,-6,-7,-10和速度等级与兼容的时机在PCI特别兴趣小组的要求(PCI SIG)PCI局部总线规范2.2修订版。
MAX3000A的架构支持100%的晶体管到晶体管逻辑(TTL)仿真和高密度的小规模集成(SSI).中等规模集成(MSI)和大规模集成(LSI)逻辑功能。 MAX3000A的架构轻松集成多种设备,并22V10s不等马赫和PLSI设备.MAX3000A器件提供的包种类繁多,包括PLCC,PQFP和TQFP封装。
注意:
当IEEE标准。 1149.1(JTAG)接口用于在系统编程或边界扫描测试,4个I/O引脚成为JTAG管脚。MAX3000A器件采用CMOS EEPROM单元实现逻辑功能。用户可配置的MAX3000A架构可容纳独立组合和时序逻辑多种功能.这些器件可以重新编程,以便快速,高效的迭代在设计开发和调试周期,而且可以编程和擦除高达100倍。
MAX3000A特点:
MAX3000A是高性能,低成本的CMOS EEPROM的可编程逻辑器件(PLD)在MAX®架构之上.
1)3.3-V在系统可编程(ISP),通过内置的IEEE标准。 1149.1联合测试行动组(JTAG)接口先进的引脚锁定功能-ISP电路符合IEEE标准。
2)内置的边界扫描测试(BST)电路兼容IEEE标准。
3)增强ISP功能:
增强的ISP算法更快的编程
ISP_Done位,以确保完整的编程
上拉电阻的I/ O引脚在系统内编程
高密度可编程逻辑器件,从600到10000可用门
4.5-NS引脚对引脚与计数器频率可达逻辑延迟227.3兆赫
MultiVoltTM I/O接口使该装置的核心运行在3.3 V,而I/O引脚与5.0V,3.3V和2.5V逻辑兼容各级
热插拔支持
可编程互连阵列(PIA)连续路由结构快速,可预测的性能
MAX3000A更多特点:
1)PCI兼容
2)巴士友好架构,包括可编程摆率控制
3)开漏输出选项
4)个别清晰,预置可编程宏单元触发器,时钟和时钟使能控制
5)可编程省电模式功耗降低超过50%在每个宏单元
6)可配置扩展器产品长期销售,最多允许32个宏单元的乘积项
7)外观设计保护的专有可编程安全位
8)增强的建筑特色,包括:
6或10引脚或逻辑驱动输出使能信号
两个具有可选的倒置全局时钟信号
改进路由性增强的互连资源
可编程输出摆率控制
MAX3000A功能:
软件设计支持和自动布局和路线提供通过基于Windows的个人电脑和Sun Altera的开发系统SPARCstations和HP 9000系列700/800工作站其他设计输入和仿真提供支持EDIF 200300网表文件,参数化模块(LPM)库,的Verilog HDL,VHDL和其他流行的EDA工具的接口,从如Cadence的,逻辑的典范,导师第三方制造商图形,ORCAD,新思科技,Synplicity公司和VeriBest与Altera的主编程器编程支持(MPU),MasterBlasterTM通信电缆,ByteBlasterMVTM并口下载线,BitBlasterTM串口下载电缆编程以及来自第三方制造商的硬件和任何电路测试仪,测试和支持JamTM标准编程语言(STAPL)文件,STAPL字节码文件(JBC)或串行矢量格式文件(SVF)
一般说明
MAX3000A器件是低成本,高性能的设备上Altera的MAX架构。制备与先进的CMOS技术,对EEPROM的MAX 3000A器件采用3.3V电源电压,并提供600万可用门,ISP,引脚到引脚延误快达4.5纳秒,与反速度227.3兆赫。 MAX3000A器件在-4,-5,-6,-7,-10和速度等级与兼容的时机在PCI特别兴趣小组的要求(PCI SIG)PCI局部总线规范2.2修订版。
MAX3000A的架构支持100%的晶体管到晶体管逻辑(TTL)仿真和高密度的小规模集成(SSI).中等规模集成(MSI)和大规模集成(LSI)逻辑功能。 MAX3000A的架构轻松集成多种设备,并22V10s不等马赫和PLSI设备.MAX3000A器件提供的包种类繁多,包括PLCC,PQFP和TQFP封装。
注意:
当IEEE标准。 1149.1(JTAG)接口用于在系统编程或边界扫描测试,4个I/O引脚成为JTAG管脚。MAX3000A器件采用CMOS EEPROM单元实现逻辑功能。用户可配置的MAX3000A架构可容纳独立组合和时序逻辑多种功能.这些器件可以重新编程,以便快速,高效的迭代在设计开发和调试周期,而且可以编程和擦除高达100倍。
热门点击
- TC4421/TC4422 9A高速MOSF
- DSP芯片
- MAX3000A可编程逻辑器件系列
- XTR101高精度,低漂移4-20mA两线制
- IS902
- TJA1028
- NS SM3320-RF-EV
- AFE系列芯片
- X9313非易失数字电位器
- ADC芯片CS1232
推荐技术资料
- 单片机版光立方的制作
- N视频: http://v.youku.comN_sh... [详细]