ARM异常类型
发布时间:2008/12/22 0:00:00 访问次数:720
arm内核支持7种中断,不同的中断处于不同的处理模式(如表1所示),具有不同的优先级,而且每个中断都有固定的中断入口地址。当一个中断发生时,相应的r14(lr)存储中断返回地址,spsr存储状态寄存器cpsr的值。
表1 arm内核的7种中断
arm体系结构所支持的异常及具体含义如表2所示。
表2 arm异常及具体含义
欢迎转载,信息来源维库电子市场网(www.dzsc.com)
arm内核支持7种中断,不同的中断处于不同的处理模式(如表1所示),具有不同的优先级,而且每个中断都有固定的中断入口地址。当一个中断发生时,相应的r14(lr)存储中断返回地址,spsr存储状态寄存器cpsr的值。
表1 arm内核的7种中断
arm体系结构所支持的异常及具体含义如表2所示。
表2 arm异常及具体含义
欢迎转载,信息来源维库电子市场网(www.dzsc.com)
上一篇:ARM异常的响应及返回
上一篇:ARM时序
热门点击
- ARM通用寄存器
- FIQ异常的描述
- Viterbi译码
- ARM程序状态寄存器
- ARM时序
- ARM乘法指令
- Thumb状态下的寄存器
- ARM异常的响应及返回
- ARM状态寄存器访问指令
- 常用自动控制系统设计的案例要求和应用对象
推荐技术资料
- DFRobot—玩的就是
- 如果说新车间的特点是“灵动”,FQPF12N60C那么... [详细]