位置:51电子网 » 技术资料 » EDA/PLD

CPLD/FPGA器件的配置方法

发布时间:2008/12/8 0:00:00 访问次数:983

  cpld和fpga都支持边界扫描(jtag)模式,jtag端口用于边界扫描测试、器件配置、应用诊断等,符合ieee 1532/ieee 1149,1规范。每个cpld/fpga器件都有专用的jtag端口,jtag端口有4个引脚,具体描述见表1。

  通过jtag下载线将cpld/fpga器件与计算机连接起来,就可以将配置文件下载到器件中,如图1所示。图2给出一个系统中同时存在cpld、fpga和配置芯片时jtag连线的结构图,可以分别将对应的配置文件下载到这些器件里。


 表1 jtag引脚说明 图1 jtag下载线连接实物图

  由于cpld器件是基于e2prom或flash技术的,所以直接将配置文件下载到cpld器仵中,就可以脱离计算机独立运行了,断电也不会丢失信息。而基于sram的fpca器件断电后会丢失信息,所以需要配置芯片存储配置信息,上电时将配置信息加载到fpga器件中,就可使fpga器件独立运行。配置芯片中存储的配置信息也是通过jtag下载线下载的,如图2所示。fpga器件还支持以下几种配置模式,如图3、图4和图5所示。


图2 jtag连接结构图


图3 主模式和从模式串行配置连接图


图4 从模式并行配置连接图


图5 主模式并行配置连接图

  欢迎转载,信息来源维库电子市场网(www.dzsc.com)



  cpld和fpga都支持边界扫描(jtag)模式,jtag端口用于边界扫描测试、器件配置、应用诊断等,符合ieee 1532/ieee 1149,1规范。每个cpld/fpga器件都有专用的jtag端口,jtag端口有4个引脚,具体描述见表1。

  通过jtag下载线将cpld/fpga器件与计算机连接起来,就可以将配置文件下载到器件中,如图1所示。图2给出一个系统中同时存在cpld、fpga和配置芯片时jtag连线的结构图,可以分别将对应的配置文件下载到这些器件里。


 表1 jtag引脚说明 图1 jtag下载线连接实物图

  由于cpld器件是基于e2prom或flash技术的,所以直接将配置文件下载到cpld器仵中,就可以脱离计算机独立运行了,断电也不会丢失信息。而基于sram的fpca器件断电后会丢失信息,所以需要配置芯片存储配置信息,上电时将配置信息加载到fpga器件中,就可使fpga器件独立运行。配置芯片中存储的配置信息也是通过jtag下载线下载的,如图2所示。fpga器件还支持以下几种配置模式,如图3、图4和图5所示。


图2 jtag连接结构图


图3 主模式和从模式串行配置连接图


图4 从模式并行配置连接图


图5 主模式并行配置连接图

  欢迎转载,信息来源维库电子市场网(www.dzsc.com)



相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!