位置:51电子网 » 技术资料 » 其它综合

自举提高射极跟随器的输入阻抗

发布时间:2008/9/11 0:00:00 访问次数:732

  bootstrap是一种正反馈,图1中表示了在射极跟随器电路中,将和输入电压相等的输出电压反馈给输入侧的例子。它是现今不怎么使用的一种方式,是在不能提高晶体管电路的输入阻抗的时代所经常使用的。

  图1是在晶体管的基极施加+vcc/2的圃定偏置电路.由于是射极跟随器电路所以输入zin、应约为15kω。这是因为射极跟随器自身的输入阻抗非常高,所以变成了与其并联(r≈+r k)插入的形式.

  如果r1~r3使用更南的电阳值会使zin、更高,但实际上由于要流过基极电流,所以是有限制的。当然使用fet放大器会更有效果。

  图1 提高射极跟随器的输入阻抗

  图1(b)是从晶体管的射极输出向偏置电路插入自举电容cb的例子。在r3上流过的信号电流(直流时流过ib),由于基极一发射极间同电位,变得几乎不流过电流,结果使交流的输入阻抗变高。

  图2是测定图1所示的射极跟随器电路的输入阻抗。通常的固定偏置电路和插入自举电容时的差值会从15kω上升到200kω。

  图2 自举电路的输入阻抗-频率特性

  图3是应用于低频功率放大器等电路中的自举电路的例子。通过提高晶体管tr1的交流负载电阻,而增大增益。

  图3 提高集电极负载电阻,增大开环增益图

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



  bootstrap是一种正反馈,图1中表示了在射极跟随器电路中,将和输入电压相等的输出电压反馈给输入侧的例子。它是现今不怎么使用的一种方式,是在不能提高晶体管电路的输入阻抗的时代所经常使用的。

  图1是在晶体管的基极施加+vcc/2的圃定偏置电路.由于是射极跟随器电路所以输入zin、应约为15kω。这是因为射极跟随器自身的输入阻抗非常高,所以变成了与其并联(r≈+r k)插入的形式.

  如果r1~r3使用更南的电阳值会使zin、更高,但实际上由于要流过基极电流,所以是有限制的。当然使用fet放大器会更有效果。

  图1 提高射极跟随器的输入阻抗

  图1(b)是从晶体管的射极输出向偏置电路插入自举电容cb的例子。在r3上流过的信号电流(直流时流过ib),由于基极一发射极间同电位,变得几乎不流过电流,结果使交流的输入阻抗变高。

  图2是测定图1所示的射极跟随器电路的输入阻抗。通常的固定偏置电路和插入自举电容时的差值会从15kω上升到200kω。

  图2 自举电路的输入阻抗-频率特性

  图3是应用于低频功率放大器等电路中的自举电路的例子。通过提高晶体管tr1的交流负载电阻,而增大增益。

  图3 提高集电极负载电阻,增大开环增益图

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



相关IC型号

热门点击

 

推荐技术资料

罗盘误差及补偿
    造成罗盘误差的主要因素有传感器误差、其他磁材料干扰等。... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!