触发器的电路结构与动作特点
发布时间:2008/6/5 0:00:00 访问次数:424
由两个与非门互耦而成的rs锁存器【图4.2.2(a)】是各种触发器的基本单元电路,它有两个低电平有效的数据输入端(:置位输入;:复位输入)和一对互补的数据输出端(和)。时,锁存器处于置位状态;时,锁存器处于复位状态。和有四种组合,如果无效,无效,锁存器的状态将与初态相同;如果有效,无效,锁存器的状态将为;如果无效,有效,锁存器的状态将为;如果有效,有效,锁存器的状态将是不确定的。 如何理解最后一种输入组合呢?
-->
图4.2.2 用与非门组成的基本rs触发器
(a)电路结构
rs锁存器可以(并且只可以)存储一个二进制位,要么存储1,要么存储0。如果我们想存储1,就在端加上一个负脉冲。所谓的负脉冲,就是一个由高电平跳变到低电平,然后再由低电平跳变到高电平的信号。当由高电平跳变到低电平时,=0,=1,,锁存器的状态为1;当由低电平跳变到高电平时,=1,
图4.2.2 用与非门组成的基本rs触发器
(a)电路结构
rs锁存器可以(并且只可以)存储一个二进制位,要么存储1,要么存储0。如果我们想存储1,就在端加上一个负脉冲。所谓的负脉冲,就是一个由高电平跳变到低电平,然后再由低电平跳变到高电平的信号。当由高电平跳变到低电平时,=0,=1,,锁存器的状态为1;当由低电平跳变到高电平时,=1,
上一篇:感应式防盗报警器 (七)