基于复杂可编程逻辑器件(CPLD)的120MHz高速A/D采集卡的设计.
发布时间:2007/8/15 0:00:00 访问次数:475
型号:EPM7128,AD9054
关键字:高速A/D,CPLD,负延迟触发,EPM7128,AD9054
简介:介绍了一种基于复杂可编程逻辑器件(CPLD)的120MHz高速A/D采集卡的设计方法。给出了这种采集卡的硬件原理电路和主要的软件设计思路。采用该设计方法设计的数据采集卡具有包括负延迟触发等多种触发方式,具有体积小 ,工作可靠 ,控制简单等特点
下载:点击下载
型号:EPM7128,AD9054
关键字:高速A/D,CPLD,负延迟触发,EPM7128,AD9054
简介:介绍了一种基于复杂可编程逻辑器件(CPLD)的120MHz高速A/D采集卡的设计方法。给出了这种采集卡的硬件原理电路和主要的软件设计思路。采用该设计方法设计的数据采集卡具有包括负延迟触发等多种触发方式,具有体积小 ,工作可靠 ,控制简单等特点
下载:点击下载
上一篇:混合信号PCB的分区设计