位置:51电子网 » 技术资料 » 可编程技术

24位模数转换器AD7713及其应用

发布时间:2007/8/15 0:00:00 访问次数:3058

    摘要:文章详细介绍了AD公司的24模数转换器AD7713的管脚定义、内部控制字的定义、硬件接口及使用注意事项,列举了AD7713与8031单片机的接口实例及编程方法,同时给出详细的硬件接口电路及软件程序设计。

    关键词:模数转换器 可程控 硬件接口 软件编程 AD7713

AD7713的AD公司的24位∑-Δ型模数据转换,该芯片线性度好,转换精度高,并具有校准方式多、数据转换率可程控、功耗低(动态工作方式下的功耗典型值为3.5mW,掉电方式下为35μW)等特点,非常适合于高精度、低功耗数据采集系统的应用。

AD7713为24脚DIP结构封装,有3个模拟输入通道,其中第1、2两个通道为差分式输入,第3通道为单端输入(可输入大信号),输入增益可编程控制(1~128)。AD7713的串行输出和多种工作方式可以为系统连接提供方便可靠的接口方法。

1 AD7713的引脚定义

AD7713为大规模集成芯片,其24个引脚(参看图1)分别定义如下:

SCLK(1):串行时钟的输入/输出端,可用MODE脚的状态来控制。当MODE=1时,芯片工作在内部时钟方式,此时SCLK脚输出的是一个串行时钟信号,当RFS或TFS变低时,SCLK被激活;而当RFS或TFS中的一个为高或器件完成一个输出字的传送后,SCLK转为高阻态。当MODE=0时,芯片工作在外部时钟方式,此时输入的串行时钟可用作数据传送的移位脉冲。

MCLK IN(2):器件的主时钟信号输入脚,其主时钟信号可由石英晶体或外部时钟提供。使用石英晶体时,石英晶体可直接跨接在MCLK IN和MCLK OUT引脚之间;使用外部时钟时,该脚可由与CMOS兼容的电平来驱动而将MCLK OUT脚悬空。输入时钟的频率最高为2MHz。

MCLK OUT(3):当主时钟用石英晶体或陶瓷谐振器时,应将该石英晶体或陶瓷谐振器连接在MCLK IN与MCLK OUT引脚之间。

A0(4):地址输入,当A0为低时,对器件的控制寄存器进行读/写操作;当A0为高时,对器件的数据寄存器或校准寄存器进行读写操作。

SYNC(5):逻辑输入,当系统使用多个AD7713时,使用该引脚可实现各芯片内部数字滤波器的同步。

MODE(6):逻辑输入,当MODE=1时,器件采用内部时钟方式;当MODE=0时,器件采用部时钟方式。

引脚7~10:这四个引脚分别为模拟输入通道1、2的正、负输入端。

STANDBY(11):逻辑输入,当该引脚为低时,将切断器件内部模拟和数字电路的电源,从而使AD7713处于低功耗状态。

AVDD(12):模拟正电源,+5~+10V。

RTD1(13):恒流输出,通常为200μA,可用作电阻式热敏器件的激励电流,该电流可由程序来控制通/断。

REF IN_(14):参考输入,其电位可取AVDD与AGND之间的任意值。

REF IN+(15):参考输入,应注意REF IN+,必须在于REF IN-。

RTD2(16):与RTD1脚功能大体相同,也可与RTD1组合使用,另外,利用此脚可在三线RTD结构中消除引线电阻所产生的误差。

AIN3(17):模拟输入通道3,输入信号幅度可达±4VREF/GAIN,当GAIN=1且VREF=2.5V时,AIN3的输入范围为±10V。

    摘要:文章详细介绍了AD公司的24模数转换器AD7713的管脚定义、内部控制字的定义、硬件接口及使用注意事项,列举了AD7713与8031单片机的接口实例及编程方法,同时给出详细的硬件接口电路及软件程序设计。

    关键词:模数转换器 可程控 硬件接口 软件编程 AD7713

AD7713的AD公司的24位∑-Δ型模数据转换,该芯片线性度好,转换精度高,并具有校准方式多、数据转换率可程控、功耗低(动态工作方式下的功耗典型值为3.5mW,掉电方式下为35μW)等特点,非常适合于高精度、低功耗数据采集系统的应用。

AD7713为24脚DIP结构封装,有3个模拟输入通道,其中第1、2两个通道为差分式输入,第3通道为单端输入(可输入大信号),输入增益可编程控制(1~128)。AD7713的串行输出和多种工作方式可以为系统连接提供方便可靠的接口方法。

1 AD7713的引脚定义

AD7713为大规模集成芯片,其24个引脚(参看图1)分别定义如下:

SCLK(1):串行时钟的输入/输出端,可用MODE脚的状态来控制。当MODE=1时,芯片工作在内部时钟方式,此时SCLK脚输出的是一个串行时钟信号,当RFS或TFS变低时,SCLK被激活;而当RFS或TFS中的一个为高或器件完成一个输出字的传送后,SCLK转为高阻态。当MODE=0时,芯片工作在外部时钟方式,此时输入的串行时钟可用作数据传送的移位脉冲。

MCLK IN(2):器件的主时钟信号输入脚,其主时钟信号可由石英晶体或外部时钟提供。使用石英晶体时,石英晶体可直接跨接在MCLK IN和MCLK OUT引脚之间;使用外部时钟时,该脚可由与CMOS兼容的电平来驱动而将MCLK OUT脚悬空。输入时钟的频率最高为2MHz。

MCLK OUT(3):当主时钟用石英晶体或陶瓷谐振器时,应将该石英晶体或陶瓷谐振器连接在MCLK IN与MCLK OUT引脚之间。

A0(4):地址输入,当A0为低时,对器件的控制寄存器进行读/写操作;当A0为高时,对器件的数据寄存器或校准寄存器进行读写操作。

SYNC(5):逻辑输入,当系统使用多个AD7713时,使用该引脚可实现各芯片内部数字滤波器的同步。

MODE(6):逻辑输入,当MODE=1时,器件采用内部时钟方式;当MODE=0时,器件采用部时钟方式。

引脚7~10:这四个引脚分别为模拟输入通道1、2的正、负输入端。

STANDBY(11):逻辑输入,当该引脚为低时,将切断器件内部模拟和数字电路的电源,从而使AD7713处于低功耗状态。

AVDD(12):模拟正电源,+5~+10V。

RTD1(13):恒流输出,通常为200μA,可用作电阻式热敏器件的激励电流,该电流可由程序来控制通/断。

REF IN_(14):参考输入,其电位可取AVDD与AGND之间的任意值。

REF IN+(15):参考输入,应注意REF IN+,必须在于REF IN-。

RTD2(16):与RTD1脚功能大体相同,也可与RTD1组合使用,另外,利用此脚可在三线RTD结构中消除引线电阻所产生的误差。

AIN3(17):模拟输入通道3,输入信号幅度可达±4VREF/GAIN,当GAIN=1且VREF=2.5V时,AIN3的输入范围为±10V。

相关IC型号
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!