封装技术补充
发布时间:2008/6/3 0:00:00 访问次数:322
所谓封装是指安装半导体集成电路芯片用的外壳,它不仅起着安放、固定、密封、保护芯片和增强电热性能的作用,而且还是沟通芯片内部世界与外部电路的桥梁。芯片的封装技术已经历了好几代的变迁,从dip、qfp、pga、bga到csp再到mcm。
衡量一个芯片封装技术先进与否的重要指标是芯片面积与封装面积之比,这个比值越接近1越好。
封装分类:
dip:(dual in-line package) ,双列直插,dip操作方便 ,但是封装比小于1/20;
芯片载体封装:qfp(quad flat package )四边引出扁平封装 ;lcc(plastic leaded chip carrier)有引线芯片载体封装;
芯片载体封装:sop(small outline package)小尺寸封装;
qfp的特点是:适合用smt在pcb上安装布线;封装外形尺寸小,寄生参数减小,适合高频应用;操作方便;可靠性高。
bga:(ball grid array package)球栅阵列封装;bga成为cpu、南北桥等vlsi芯片的高密度、高性能、多功能及高i/o引脚封装的最佳选择;它的厚度比qfp减少1/2以上,重量减轻3/4以上;4.寄生参数减小,信号传输延迟小,使用频率大大提高;
csp(chip size package或chip scale package)。1994年由日本三菱电气研究出来的,封装比达到1/1.1
mcm(multi chip model)多芯片组件封装;
将高集成度、高性能、高可靠的csp芯片(用lsi或ic)和专用集成电路芯片(asic)在高密度多层互联基板上用smt组装成为多种多样电子组件、子系统或系统。
mcm的特点:1.封装延迟时间缩小,易于实现组件高速化;2.缩小整机/组件封装尺寸和重量,一般体积减小1/4,重量减轻1/3;3.可靠性大大提高。
衡量一个芯片封装技术先进与否的重要指标是芯片面积与封装面积之比,这个比值越接近1越好。
封装分类:
dip:(dual in-line package) ,双列直插,dip操作方便 ,但是封装比小于1/20;
芯片载体封装:qfp(quad flat package )四边引出扁平封装 ;lcc(plastic leaded chip carrier)有引线芯片载体封装;
芯片载体封装:sop(small outline package)小尺寸封装;
qfp的特点是:适合用smt在pcb上安装布线;封装外形尺寸小,寄生参数减小,适合高频应用;操作方便;可靠性高。
bga:(ball grid array package)球栅阵列封装;bga成为cpu、南北桥等vlsi芯片的高密度、高性能、多功能及高i/o引脚封装的最佳选择;它的厚度比qfp减少1/2以上,重量减轻3/4以上;4.寄生参数减小,信号传输延迟小,使用频率大大提高;
csp(chip size package或chip scale package)。1994年由日本三菱电气研究出来的,封装比达到1/1.1
mcm(multi chip model)多芯片组件封装;
将高集成度、高性能、高可靠的csp芯片(用lsi或ic)和专用集成电路芯片(asic)在高密度多层互联基板上用smt组装成为多种多样电子组件、子系统或系统。
mcm的特点:1.封装延迟时间缩小,易于实现组件高速化;2.缩小整机/组件封装尺寸和重量,一般体积减小1/4,重量减轻1/3;3.可靠性大大提高。
所谓封装是指安装半导体集成电路芯片用的外壳,它不仅起着安放、固定、密封、保护芯片和增强电热性能的作用,而且还是沟通芯片内部世界与外部电路的桥梁。芯片的封装技术已经历了好几代的变迁,从dip、qfp、pga、bga到csp再到mcm。
衡量一个芯片封装技术先进与否的重要指标是芯片面积与封装面积之比,这个比值越接近1越好。
封装分类:
dip:(dual in-line package) ,双列直插,dip操作方便 ,但是封装比小于1/20;
芯片载体封装:qfp(quad flat package )四边引出扁平封装 ;lcc(plastic leaded chip carrier)有引线芯片载体封装;
芯片载体封装:sop(small outline package)小尺寸封装;
qfp的特点是:适合用smt在pcb上安装布线;封装外形尺寸小,寄生参数减小,适合高频应用;操作方便;可靠性高。
bga:(ball grid array package)球栅阵列封装;bga成为cpu、南北桥等vlsi芯片的高密度、高性能、多功能及高i/o引脚封装的最佳选择;它的厚度比qfp减少1/2以上,重量减轻3/4以上;4.寄生参数减小,信号传输延迟小,使用频率大大提高;
csp(chip size package或chip scale package)。1994年由日本三菱电气研究出来的,封装比达到1/1.1
mcm(multi chip model)多芯片组件封装;
将高集成度、高性能、高可靠的csp芯片(用lsi或ic)和专用集成电路芯片(asic)在高密度多层互联基板上用smt组装成为多种多样电子组件、子系统或系统。
mcm的特点:1.封装延迟时间缩小,易于实现组件高速化;2.缩小整机/组件封装尺寸和重量,一般体积减小1/4,重量减轻1/3;3.可靠性大大提高。
衡量一个芯片封装技术先进与否的重要指标是芯片面积与封装面积之比,这个比值越接近1越好。
封装分类:
dip:(dual in-line package) ,双列直插,dip操作方便 ,但是封装比小于1/20;
芯片载体封装:qfp(quad flat package )四边引出扁平封装 ;lcc(plastic leaded chip carrier)有引线芯片载体封装;
芯片载体封装:sop(small outline package)小尺寸封装;
qfp的特点是:适合用smt在pcb上安装布线;封装外形尺寸小,寄生参数减小,适合高频应用;操作方便;可靠性高。
bga:(ball grid array package)球栅阵列封装;bga成为cpu、南北桥等vlsi芯片的高密度、高性能、多功能及高i/o引脚封装的最佳选择;它的厚度比qfp减少1/2以上,重量减轻3/4以上;4.寄生参数减小,信号传输延迟小,使用频率大大提高;
csp(chip size package或chip scale package)。1994年由日本三菱电气研究出来的,封装比达到1/1.1
mcm(multi chip model)多芯片组件封装;
将高集成度、高性能、高可靠的csp芯片(用lsi或ic)和专用集成电路芯片(asic)在高密度多层互联基板上用smt组装成为多种多样电子组件、子系统或系统。
mcm的特点:1.封装延迟时间缩小,易于实现组件高速化;2.缩小整机/组件封装尺寸和重量,一般体积减小1/4,重量减轻1/3;3.可靠性大大提高。
上一篇:栅阵列封装技术(BGA)
上一篇:封装技术动向