LXT384接口芯片的机种环回形式
发布时间:2008/5/26 0:00:00 访问次数:983
    
    
     来源:国外电子元器件 作者:电子科技集团公司第三十四研究所 何 锋 摘要:lxt384是一个用于sonet/sdh设备的入进制t1/e1/j1线路接口单元芯片。文中简述了该芯片在实际应用中进行自检的若干种不同的环回形式(包括:模拟环回、数字环回、运程环回等),直观地指出了各种环回形式的特点和区别。 关键词:lxt384 sdh t1 e1 环回1 引言 lxt384是intel公司生产的八进制短时间脉冲编码调制(pcm)线路接口单元芯片,常用于1.544mbps(t1)和2.048mbps(e1)系统中。它的封装形式为144脚lqfp或者160珠pbga,分别有8个独立的接收器和发送器。 lxt384的发送信号波形符合g. 703和t1. 102规定,其发送驱动器提供的低阻抗传送模型能适应可变的驱动电压。它的回损甚至优于最新的发送回损规定,如etsi ets-300166。所有发送器都能够在掉电模式下快速切换至高阻态。lxt384的差分输入结构使其具备很高的噪声干扰容限,即便在高达12db 的线缆损耗情况下依然能够正常工作。可选的数字时钟恢复pll以及波动衰减器与其1.544mhz或2.048mhz时钟有关。2 环回模式 lxt384提供了三种环回形式(模拟环回、数字环回、运程环回),这些环回形式为系统的自诊断提供了非常好的手段。在硬件模式下,环回功能由loopn(n取值为0到7)引脚确定是否启用;在软件模式下,则是通过aloop、dloop以及rloop寄存器决定使用何种环回形式。 2.1 模拟环回 设计时一旦选择了此种环回形式,lxt384发送器的输出端(ttip和tring引脚)在芯片内部将被连接到接收器的输入端(rtip和rring引脚)。其具体的结构原理如图1所示。在该模式下,如果rtip和rring引脚接有外部信号,则外部信号将被lxt384忽略。2.2 数字环回 数字环回形式只可在lxt384被配置成软件模式时才可使用。当选择该形式后,发送时钟和数据输入(tclk,tpos和tneg)以及rclk、rpos和rneg引脚的输出都被环回(参见图2)。tclk、tros和tneg引脚上的数据也同时从ttip与rting引脚上输出。该形式下rtip和rring引脚上的外部信号也同样会被lxt384忽略。 2.3 远程环回 在lxt384的远程环回(如图3所示)形式中,rclk、rpos和rneg的输出都将被送入发送电路,并从ttip和tring引脚输出。这里应当注意:tclk、tpos和tneg引脚上的输入信号在远程环回过程中会被lxt384忽略。2.4 全“1”传输(taos) 在硬件模式中,将tclk引脚上的电平拉高超过去16个mclk时钟周期即可进入taos模式。在软件模式中,通过在taos寄存器中写入相应的位来启用taos模式。另外,自动ats插入(假设处于los状态)可能会通过ats寄存器被启用。该模式下,taos发生器将使用mclk信号作为参考时钟,因此taos不能在数据恢复模式下工作。为了保证输出频率处在规定范围内,mclk必须具备适宜的稳定性。因为当处于taos状态时,数字环回将无法启用。图4简要介绍了taos状态下的不同环回形式。3 结语 在sonet以及sdh设备中,lxt384芯片是一个非常重要的芯片,它的主要作用是对不同的数据进行处理,以使数据符合t1、e1的速率,从而进行后续处理。 lxt384芯片的这种环回功能使得lxt384在无需外妆信号的条件下即可进行自身故障的论断,这一功能在芯片调试与故障判断过程中非常有用。理解各种环回模式并正确进行配置和使用,将会使调试工作事半功倍。
    
    
    
    
    
     来源:国外电子元器件 作者:电子科技集团公司第三十四研究所 何 锋 摘要:lxt384是一个用于sonet/sdh设备的入进制t1/e1/j1线路接口单元芯片。文中简述了该芯片在实际应用中进行自检的若干种不同的环回形式(包括:模拟环回、数字环回、运程环回等),直观地指出了各种环回形式的特点和区别。 关键词:lxt384 sdh t1 e1 环回1 引言 lxt384是intel公司生产的八进制短时间脉冲编码调制(pcm)线路接口单元芯片,常用于1.544mbps(t1)和2.048mbps(e1)系统中。它的封装形式为144脚lqfp或者160珠pbga,分别有8个独立的接收器和发送器。 lxt384的发送信号波形符合g. 703和t1. 102规定,其发送驱动器提供的低阻抗传送模型能适应可变的驱动电压。它的回损甚至优于最新的发送回损规定,如etsi ets-300166。所有发送器都能够在掉电模式下快速切换至高阻态。lxt384的差分输入结构使其具备很高的噪声干扰容限,即便在高达12db 的线缆损耗情况下依然能够正常工作。可选的数字时钟恢复pll以及波动衰减器与其1.544mhz或2.048mhz时钟有关。2 环回模式 lxt384提供了三种环回形式(模拟环回、数字环回、运程环回),这些环回形式为系统的自诊断提供了非常好的手段。在硬件模式下,环回功能由loopn(n取值为0到7)引脚确定是否启用;在软件模式下,则是通过aloop、dloop以及rloop寄存器决定使用何种环回形式。 2.1 模拟环回 设计时一旦选择了此种环回形式,lxt384发送器的输出端(ttip和tring引脚)在芯片内部将被连接到接收器的输入端(rtip和rring引脚)。其具体的结构原理如图1所示。在该模式下,如果rtip和rring引脚接有外部信号,则外部信号将被lxt384忽略。2.2 数字环回 数字环回形式只可在lxt384被配置成软件模式时才可使用。当选择该形式后,发送时钟和数据输入(tclk,tpos和tneg)以及rclk、rpos和rneg引脚的输出都被环回(参见图2)。tclk、tros和tneg引脚上的数据也同时从ttip与rting引脚上输出。该形式下rtip和rring引脚上的外部信号也同样会被lxt384忽略。 2.3 远程环回 在lxt384的远程环回(如图3所示)形式中,rclk、rpos和rneg的输出都将被送入发送电路,并从ttip和tring引脚输出。这里应当注意:tclk、tpos和tneg引脚上的输入信号在远程环回过程中会被lxt384忽略。2.4 全“1”传输(taos) 在硬件模式中,将tclk引脚上的电平拉高超过去16个mclk时钟周期即可进入taos模式。在软件模式中,通过在taos寄存器中写入相应的位来启用taos模式。另外,自动ats插入(假设处于los状态)可能会通过ats寄存器被启用。该模式下,taos发生器将使用mclk信号作为参考时钟,因此taos不能在数据恢复模式下工作。为了保证输出频率处在规定范围内,mclk必须具备适宜的稳定性。因为当处于taos状态时,数字环回将无法启用。图4简要介绍了taos状态下的不同环回形式。3 结语 在sonet以及sdh设备中,lxt384芯片是一个非常重要的芯片,它的主要作用是对不同的数据进行处理,以使数据符合t1、e1的速率,从而进行后续处理。 lxt384芯片的这种环回功能使得lxt384在无需外妆信号的条件下即可进行自身故障的论断,这一功能在芯片调试与故障判断过程中非常有用。理解各种环回模式并正确进行配置和使用,将会使调试工作事半功倍。