ST推出多路复用NOR闪存移动应用解决方案
发布时间:2008/5/28 0:00:00 访问次数:453
ad mux i/o架构提出了数据地址共用引脚的概念,从而减少了存储芯片的引脚数量,进一步节省了微处理器的系统成本。节省成本将给手机制造商带来巨大的竞争优势,特别是对于移动应用优势更加明显,因为成本是移动市场成功的关键。
ad mux i/o架构准许无需增加引脚数量即可提高总线宽度,或者减少引脚数量不会降低性能。尺寸更小的机械封装外廓,电路板占位面积缩小,这两种优势降低了手机制造商的成本。
ad mux i/o产品组合包括独立解决方案和子系统解决方案,这两种方案基于1位和每单元2位技术,准许在提高存储器密度的同时优化芯片尺寸,采用130nm和90nm制造工艺。该系列产品提供脉冲串模式和多存储库架构,采用lfbga88 (8x10mm)、lfbga107 (8x11mm)或vfbga44 (7.5x5mm)封装。
对于独立的nor闪存,密度从16- mbit到64-mbit的采用每单元1位技术;密度从128- mbit到256-mbit的采用每单元2位技术。
子系统解决方案初步包括下列组合:128mb nor 闪存 + 64-mbit psram (m36l0r7060l1/u1) 128mb nor 闪存 + 32-mbit psram (m36l0r7050l1/u1)。st不久还将推出更多的子系统解决方案(64-mbit 闪存 + 32-mbit psram, 64-mbit 闪存 + 16-mbit psram, 32-mbit 闪存 + 16-mbit psram),以充实这个产品系列的内容。
ad mux i/o架构提出了数据地址共用引脚的概念,从而减少了存储芯片的引脚数量,进一步节省了微处理器的系统成本。节省成本将给手机制造商带来巨大的竞争优势,特别是对于移动应用优势更加明显,因为成本是移动市场成功的关键。
ad mux i/o架构准许无需增加引脚数量即可提高总线宽度,或者减少引脚数量不会降低性能。尺寸更小的机械封装外廓,电路板占位面积缩小,这两种优势降低了手机制造商的成本。
ad mux i/o产品组合包括独立解决方案和子系统解决方案,这两种方案基于1位和每单元2位技术,准许在提高存储器密度的同时优化芯片尺寸,采用130nm和90nm制造工艺。该系列产品提供脉冲串模式和多存储库架构,采用lfbga88 (8x10mm)、lfbga107 (8x11mm)或vfbga44 (7.5x5mm)封装。
对于独立的nor闪存,密度从16- mbit到64-mbit的采用每单元1位技术;密度从128- mbit到256-mbit的采用每单元2位技术。
子系统解决方案初步包括下列组合:128mb nor 闪存 + 64-mbit psram (m36l0r7060l1/u1) 128mb nor 闪存 + 32-mbit psram (m36l0r7050l1/u1)。st不久还将推出更多的子系统解决方案(64-mbit 闪存 + 32-mbit psram, 64-mbit 闪存 + 16-mbit psram, 32-mbit 闪存 + 16-mbit psram),以充实这个产品系列的内容。