LOGIC Devices推出先进先出存储器(FIFO)
发布时间:2008/5/28 0:00:00 访问次数:501
logicdevice公司(纳斯达克:logc),作为一家开发高性能专用集成电路供应商,10月31日宣布已经开始交付新一代的lf3324帧缓冲器/先进先出存储器(fifo)的样品。该器件集成了24兆位内存和集顺序存取及随机存取模式于一身的强劲寻址控制功能,为业界奠定了内存密度和灵活性的新标准。这集成方案能简化视讯及数据缓冲系统的设计工作,这类缓冲系统一般是采用标准同步随机存储器(ram)结合fpga逻辑的解决方案来实现。
全新的lf3324配备了独立的输入输出数据端口和多种寻址控制模式。24兆位内存可被顺序存取、随机存取或同时两种模式来进行读写访问。设计者可利用灵活的寻址控制方式来做出先进先出存储(fifo)、移位寄存和混合顺序/随机访问等功能。lf3324支持最高74.25兆赫兹的数据速率,可以用来缓冲包括hdtv在内的多种视讯格式。该器件还可以被级联起来使用以扩展缓冲系统对更大字宽和深度的支持。在随机存取模式中保留有无缝地址空间,即使为了要处理高分辨率视讯图像而需要级联多个器件时也是如此。输入/输出字宽可被任意配置成8、10或12位而不浪费存储空间。
lf3324主要被应用于广播视频设备、医疗成像仪器、机器视像装置、视频编辑设备及安防监督系统。该器件的高配置性结合了74兆赫兹的运行速度,可以满足设计者对存储密度、速率、及多元化寻址控制模式等的应用要求,提供空前的灵活性。随机访问模式简化了复杂寻址方案如多排队缓冲、图像旋转、视讯压缩算法、感兴趣区(aoi)和画中画(pip)提取等应用。先进先出(fifo)存储模式和移位寄存模式在同步多个视讯流或数据流、帧同步、运动检测、扫描速率转换、运动自适应逐行、和时间基数修正(tbc)等应用范围非常有用。
lf3324封装在一个15mmx15mm172引脚的低轮廓球栅阵列封装(lbga)里,将以无铅(pb-free)规格供货,以符合ipc/jedec的j-std-020b标准及欧盟在2006年生效的要求。
logicdevice公司(纳斯达克:logc),作为一家开发高性能专用集成电路供应商,10月31日宣布已经开始交付新一代的lf3324帧缓冲器/先进先出存储器(fifo)的样品。该器件集成了24兆位内存和集顺序存取及随机存取模式于一身的强劲寻址控制功能,为业界奠定了内存密度和灵活性的新标准。这集成方案能简化视讯及数据缓冲系统的设计工作,这类缓冲系统一般是采用标准同步随机存储器(ram)结合fpga逻辑的解决方案来实现。
全新的lf3324配备了独立的输入输出数据端口和多种寻址控制模式。24兆位内存可被顺序存取、随机存取或同时两种模式来进行读写访问。设计者可利用灵活的寻址控制方式来做出先进先出存储(fifo)、移位寄存和混合顺序/随机访问等功能。lf3324支持最高74.25兆赫兹的数据速率,可以用来缓冲包括hdtv在内的多种视讯格式。该器件还可以被级联起来使用以扩展缓冲系统对更大字宽和深度的支持。在随机存取模式中保留有无缝地址空间,即使为了要处理高分辨率视讯图像而需要级联多个器件时也是如此。输入/输出字宽可被任意配置成8、10或12位而不浪费存储空间。
lf3324主要被应用于广播视频设备、医疗成像仪器、机器视像装置、视频编辑设备及安防监督系统。该器件的高配置性结合了74兆赫兹的运行速度,可以满足设计者对存储密度、速率、及多元化寻址控制模式等的应用要求,提供空前的灵活性。随机访问模式简化了复杂寻址方案如多排队缓冲、图像旋转、视讯压缩算法、感兴趣区(aoi)和画中画(pip)提取等应用。先进先出(fifo)存储模式和移位寄存模式在同步多个视讯流或数据流、帧同步、运动检测、扫描速率转换、运动自适应逐行、和时间基数修正(tbc)等应用范围非常有用。
lf3324封装在一个15mmx15mm172引脚的低轮廓球栅阵列封装(lbga)里,将以无铅(pb-free)规格供货,以符合ipc/jedec的j-std-020b标准及欧盟在2006年生效的要求。
上一篇:三星发表首款紧凑型嵌入式闪存样本