位置:51电子网 » 技术资料 » EDA/PLD

Verilog HDL参数描述及举例

发布时间:2008/5/28 0:00:00 访问次数:563

 参数是一个常量。参数经常用于定义时延和变量的宽度。使用参数说明的参数只被赋值一次。参数说明形式如下:

parameter param1 = const_expr1, param2 = const_expr2, . . . ,
paramn = const_exprn;

下面为具体实例:

parameter linelength = 132, all_x_s = 16'bx;
parameter bit = 1, byte = 8, pi = 3.14;
parameter strobe_delay = ( byte + bit) / 2;
parameter tq_file = " /home/bhasker/test/add.tq";

参数值也可以在编译时被改变。改变参数值可以使用参数定义语句或通过在模块初始化语句中定义参数值(这两种机制将在第9章中详细讲解)。



 参数是一个常量。参数经常用于定义时延和变量的宽度。使用参数说明的参数只被赋值一次。参数说明形式如下:

parameter param1 = const_expr1, param2 = const_expr2, . . . ,
paramn = const_exprn;

下面为具体实例:

parameter linelength = 132, all_x_s = 16'bx;
parameter bit = 1, byte = 8, pi = 3.14;
parameter strobe_delay = ( byte + bit) / 2;
parameter tq_file = " /home/bhasker/test/add.tq";

参数值也可以在编译时被改变。改变参数值可以使用参数定义语句或通过在模块初始化语句中定义参数值(这两种机制将在第9章中详细讲解)。



相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!