位置:51电子网 » 技术资料 » 嵌入式系统

具有保密功能的MCU+FPGA片上系统

发布时间:2008/5/27 0:00:00 访问次数:457

ateml新近推出了at94s系列安全fpslic(field programmable system level integration circuits)的mcu+fpga系统芯片,具有独特的代码保密功能,可使设计师在基于sram的系统上实现对自已所有ip的保护。与配置的eeprom 合并在一个封装中成为“安全fpslic”,程序和数据在内部流动,外界不能复读,因此成为可提供安全防护及简化pcb布局、布线的单一芯片。
fpslic适用于消费类电子、工业仪表、商用机器、办公自动化、医疗设备、电信和汽车电子等领域。fpslic集mcu和fpga/sram的优点于一身,既适应设计人员对系统部件集成的需要,又能实现可定制需求的灵活性,为设计师提供了一个灵活的架构,可降低应用成本。
fpslic
fpslic是在基于sram的soc中嵌入avr mcu内核和fpga门阵列逻辑,这是一个全新架构的产品。一个fpslic里有一个一万到四万门的fpga、一个8bit avr单片机、一个36kbyte sram存储器、多种外围设备和现成的接口。fpslic的结构如图1所示。
嵌入在fpslic里的avr单片机,是一个8bit的单片机,可以执行的单时钟指令多达120个以上, 速度可达25-30mips(每秒百万条指令)。avr 已有一些外围设备,它包含一个快速8x8的乘法处理器、两个通用异步收发器(uart)、一个看门狗、三个定时器/计数器、一个2线功能接口、四个外部中断和多达16个i/o口。如需别的外围设备,还可以在fpga里形成,avr可以在fpga上实现部分或全部重新配置。8位risc avr单片机具有高效的代码密度,其性能跟一般8bit的单片机相比较更显优越,单周期的指令执行时间,可以在较低的时钟频率下获得更高的系统吞吐量,因而进一步降低了功耗。当把它嵌入在以sram 为主的fpslic时,更可表现其三大特点 :提高速度;降低功耗;程序存储量降低。
嵌入的fpga可达4万个逻辑门,均分布在sram的基架上,fpga在sram上的总线网络如图2所示。fpslic器件都有10kx16的程序和4kx8的数据库,此外还有三个可由设计者分配的sram,可让程序扩充到16kx16 或可用于扩充数据到16kx8,可由设计者自己根据程序和数据的大小来调整硬件和软件的部分分配,数据部分可以由fpga和avr同时进行读写。fpga还具有高速缓存逻辑功能,如同一般高速缓存,它把一些正在用的逻辑放在fpga运行,把一些不在运行的逻辑放在存储器里,当需要时再把它重新配置在fpga里。fpslic的此功能不仅可以帮助设计师解决一些急需外围配置的问题,更可解决硬件上的重新配置,dsp过滤数据的重新配置,需再配置的交点开关,或任何有此需要的硬件设备。

安全fpslic
at94s系列器件具有专利的安全性能,它可以保护fpga配置与单片机程序不能从内部配置eeprom中读出。器件上有一个安全位可以通过编程加以设置,它阻止存储器在静态或器件进行内部配置过程中被读出。一旦安全位被设置,外部访问配置eeprom的唯一方法是首先要擦除它。这种功能既提供设计的保密性,又不妨碍在系统可编程性。
at94s系列之所以具有独特的代码保密功能,在于fpslic与配置eeprom(1024kbyte)合并在一个封装中,二个芯片相叠,如图3所示,芯片封装的平面面积没有增加,只是略厚一些。设计的程序上电时在fpslic的fpga与sram间流动,掉电时存放在同一封装内的eeprom中,确保安全保密。可使设计师在此系统上实现对自已所有ip的保护。
at94s fpslic系列器件在可编程soc中具有非常低的功耗特点,它在待机方式下额定电流最大值仅为0.05ma,工作时耗电为2~3ma/mhz,它的加电复位峰值电流小于50ma。而有些基于sram的fpga和可编程soc在加电复位时电流达2a,因此不适合在电池供电中应用。
硬件和软件的协同设计
soc的挑战在于如何进行硬件和软件的协同设计,fpslic将fpga逻辑门和单片机同放在一个芯片里,可以进行协同验证(co-verification)。
一般常见的惯例是先把硬件设计到fpga或asic里,然后再把结果交给软件设计师来做单片机部分的工作。此传统设计方法往往有一些限制,在这种情况下,因为软件部分是靠已做好的硬件部分来设计的,所以往往硬件无法再做调试。如果硬件要做调试,软件开发就会被停止。这种结果会让设计时间明显增加。
为了缩短设计时间,同时完成硬件和软件的设计,设计者本身不仅需要对硬件和软件了解,更要有能力去判断对设计全面的影响,fpslic的system designer软件包含了同步仿真的软件基架,可有效地连接fpga硬件和单片机的指令仿真。同步仿真有效地解决了用到ice的必要,这使得设计者可以立即更改在同步仿真里发现的所有问题,所有上述工作都可以在计算机里执行。

应用思考
工业自动化生产中最常见的是物料的配料系统,如饲料配料、洗涤剂配料、高炉配料、混凝土配料等等,它们都拥有很多种不同的物料,很多不同的控制步骤,如粗加料、精加料、补料、卸料、搅拌、成型、计量、灌包……这些都涉及到电脑与各个阀门间的逻辑控制。用fpslic来设计物料的配料系统将十分方便和容易,所有的控制节点均可由fpga来实现,整个控制仪表可以做得很小、很经济。

ateml新近推出了at94s系列安全fpslic(field programmable system level integration circuits)的mcu+fpga系统芯片,具有独特的代码保密功能,可使设计师在基于sram的系统上实现对自已所有ip的保护。与配置的eeprom 合并在一个封装中成为“安全fpslic”,程序和数据在内部流动,外界不能复读,因此成为可提供安全防护及简化pcb布局、布线的单一芯片。
fpslic适用于消费类电子、工业仪表、商用机器、办公自动化、医疗设备、电信和汽车电子等领域。fpslic集mcu和fpga/sram的优点于一身,既适应设计人员对系统部件集成的需要,又能实现可定制需求的灵活性,为设计师提供了一个灵活的架构,可降低应用成本。
fpslic
fpslic是在基于sram的soc中嵌入avr mcu内核和fpga门阵列逻辑,这是一个全新架构的产品。一个fpslic里有一个一万到四万门的fpga、一个8bit avr单片机、一个36kbyte sram存储器、多种外围设备和现成的接口。fpslic的结构如图1所示。
嵌入在fpslic里的avr单片机,是一个8bit的单片机,可以执行的单时钟指令多达120个以上, 速度可达25-30mips(每秒百万条指令)。avr 已有一些外围设备,它包含一个快速8x8的乘法处理器、两个通用异步收发器(uart)、一个看门狗、三个定时器/计数器、一个2线功能接口、四个外部中断和多达16个i/o口。如需别的外围设备,还可以在fpga里形成,avr可以在fpga上实现部分或全部重新配置。8位risc avr单片机具有高效的代码密度,其性能跟一般8bit的单片机相比较更显优越,单周期的指令执行时间,可以在较低的时钟频率下获得更高的系统吞吐量,因而进一步降低了功耗。当把它嵌入在以sram 为主的fpslic时,更可表现其三大特点 :提高速度;降低功耗;程序存储量降低。
嵌入的fpga可达4万个逻辑门,均分布在sram的基架上,fpga在sram上的总线网络如图2所示。fpslic器件都有10kx16的程序和4kx8的数据库,此外还有三个可由设计者分配的sram,可让程序扩充到16kx16 或可用于扩充数据到16kx8,可由设计者自己根据程序和数据的大小来调整硬件和软件的部分分配,数据部分可以由fpga和avr同时进行读写。fpga还具有高速缓存逻辑功能,如同一般高速缓存,它把一些正在用的逻辑放在fpga运行,把一些不在运行的逻辑放在存储器里,当需要时再把它重新配置在fpga里。fpslic的此功能不仅可以帮助设计师解决一些急需外围配置的问题,更可解决硬件上的重新配置,dsp过滤数据的重新配置,需再配置的交点开关,或任何有此需要的硬件设备。

安全fpslic
at94s系列器件具有专利的安全性能,它可以保护fpga配置与单片机程序不能从内部配置eeprom中读出。器件上有一个安全位可以通过编程加以设置,它阻止存储器在静态或器件进行内部配置过程中被读出。一旦安全位被设置,外部访问配置eeprom的唯一方法是首先要擦除它。这种功能既提供设计的保密性,又不妨碍在系统可编程性。
at94s系列之所以具有独特的代码保密功能,在于fpslic与配置eeprom(1024kbyte)合并在一个封装中,二个芯片相叠,如图3所示,芯片封装的平面面积没有增加,只是略厚一些。设计的程序上电时在fpslic的fpga与sram间流动,掉电时存放在同一封装内的eeprom中,确保安全保密。可使设计师在此系统上实现对自已所有ip的保护。
at94s fpslic系列器件在可编程soc中具有非常低的功耗特点,它在待机方式下额定电流最大值仅为0.05ma,工作时耗电为2~3ma/mhz,它的加电复位峰值电流小于50ma。而有些基于sram的fpga和可编程soc在加电复位时电流达2a,因此不适合在电池供电中应用。
硬件和软件的协同设计
soc的挑战在于如何进行硬件和软件的协同设计,fpslic将fpga逻辑门和单片机同放在一个芯片里,可以进行协同验证(co-verification)。
一般常见的惯例是先把硬件设计到fpga或asic里,然后再把结果交给软件设计师来做单片机部分的工作。此传统设计方法往往有一些限制,在这种情况下,因为软件部分是靠已做好的硬件部分来设计的,所以往往硬件无法再做调试。如果硬件要做调试,软件开发就会被停止。这种结果会让设计时间明显增加。
为了缩短设计时间,同时完成硬件和软件的设计,设计者本身不仅需要对硬件和软件了解,更要有能力去判断对设计全面的影响,fpslic的system designer软件包含了同步仿真的软件基架,可有效地连接fpga硬件和单片机的指令仿真。同步仿真有效地解决了用到ice的必要,这使得设计者可以立即更改在同步仿真里发现的所有问题,所有上述工作都可以在计算机里执行。

应用思考
工业自动化生产中最常见的是物料的配料系统,如饲料配料、洗涤剂配料、高炉配料、混凝土配料等等,它们都拥有很多种不同的物料,很多不同的控制步骤,如粗加料、精加料、补料、卸料、搅拌、成型、计量、灌包……这些都涉及到电脑与各个阀门间的逻辑控制。用fpslic来设计物料的配料系统将十分方便和容易,所有的控制节点均可由fpga来实现,整个控制仪表可以做得很小、很经济。

相关IC型号

热门点击

 

推荐技术资料

DFRobot—玩的就是
    如果说新车间的特点是“灵动”,FQPF12N60C那么... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!