位置:51电子网 » 技术资料 » 消费类电子

通信接口多通道低价格的模数转换器

发布时间:2020/10/23 13:26:24 访问次数:1717

TLC1543 是11通道10位串行A/D转换器,TLC2543是11通道12位串行A/D转换器.TLC1543是美国TI公司生产的多通道、低价格的模数转换器。

采用串行通信接口,具有输入通道多、性价比高、易于和单片机接口的特点,可广泛应用于各种数据采集系统。

模拟输入的采样起始于第4个 I/O CLOCK的下降沿,而采样一直持续6个I/O CLOCK周期,并一直保持到第10个 I/O CLOCK的下降沿。

转换过程中,CS的下降沿使DATA OUT引脚脱离高阻状态并起动一次I/O CLOCK的工作过程。CS的上升沿终止这个过程并在规定的延迟时间内使DATA OUT引脚返回到高阻状态,经过两个系统时钟周期后禁止I/OCLOCK和ADDRESS端。

对温度变化保持稳定的电容特性

耐电压性能卓越,最适合高电压用途

低损耗,因此抑制产品自身的发热,可实现节能化

有着敏锐的高频特性,过滤效果卓越

纹波电流耐量高,单位体积的电流密度大

具备自我恢复功能(自我修复),安全性卓越

高温环境下10年以上无需维护

功耗是与性能(时序)、功能以及你的设计成本一样重要的设计参数。在做设计决策和权衡时把功耗因素考虑进去。流程早期明智的设计决策能带来实质的功耗节省。然而,在设计过程的初始阶段,自动减少功耗则比较困难。

采用高级设计技术来减少功耗,例如电压/功率岛划分、模块级时钟门控、功率下降模式、高效存储器配置和并行。

能减少功耗的高级抽象技术包括动态电压和频率调整、存储器子系统分区,电压/功率岛划分以及软件驱动睡眠模式等。

研究所有自动降低功耗的机会,在降耗的同时还不能影响时序或者增加面积。在逻辑综合阶段,寄存器时钟门控能够被有效地使用,但是这样做可能会对物理设计过程造成时序和信号完整性问题。

一个替代的方法就是在物理设计阶段实现时钟门控,这一阶段已经能得到精确的时序和信号完整性信息。

(素材来源:21ic和ttic.如涉版权请联系删除。特别感谢)

TLC1543 是11通道10位串行A/D转换器,TLC2543是11通道12位串行A/D转换器.TLC1543是美国TI公司生产的多通道、低价格的模数转换器。

采用串行通信接口,具有输入通道多、性价比高、易于和单片机接口的特点,可广泛应用于各种数据采集系统。

模拟输入的采样起始于第4个 I/O CLOCK的下降沿,而采样一直持续6个I/O CLOCK周期,并一直保持到第10个 I/O CLOCK的下降沿。

转换过程中,CS的下降沿使DATA OUT引脚脱离高阻状态并起动一次I/O CLOCK的工作过程。CS的上升沿终止这个过程并在规定的延迟时间内使DATA OUT引脚返回到高阻状态,经过两个系统时钟周期后禁止I/OCLOCK和ADDRESS端。

对温度变化保持稳定的电容特性

耐电压性能卓越,最适合高电压用途

低损耗,因此抑制产品自身的发热,可实现节能化

有着敏锐的高频特性,过滤效果卓越

纹波电流耐量高,单位体积的电流密度大

具备自我恢复功能(自我修复),安全性卓越

高温环境下10年以上无需维护

功耗是与性能(时序)、功能以及你的设计成本一样重要的设计参数。在做设计决策和权衡时把功耗因素考虑进去。流程早期明智的设计决策能带来实质的功耗节省。然而,在设计过程的初始阶段,自动减少功耗则比较困难。

采用高级设计技术来减少功耗,例如电压/功率岛划分、模块级时钟门控、功率下降模式、高效存储器配置和并行。

能减少功耗的高级抽象技术包括动态电压和频率调整、存储器子系统分区,电压/功率岛划分以及软件驱动睡眠模式等。

研究所有自动降低功耗的机会,在降耗的同时还不能影响时序或者增加面积。在逻辑综合阶段,寄存器时钟门控能够被有效地使用,但是这样做可能会对物理设计过程造成时序和信号完整性问题。

一个替代的方法就是在物理设计阶段实现时钟门控,这一阶段已经能得到精确的时序和信号完整性信息。

(素材来源:21ic和ttic.如涉版权请联系删除。特别感谢)

热门点击

 

推荐技术资料

中国传媒大学传媒博物馆开
    传媒博物馆开馆仪式隆童举行。教育都i国家广电总局等部门... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!