位置:51电子网 » 技术资料 » 控制技术

电磁干扰和链路电源管理的高功效

发布时间:2020/9/19 22:32:05 访问次数:1021

在消费电子产品中到处都可以看到外部USB端口,但USB连接并不一定要在外部。如果您选择的MCU或CPU具有USB功能,也可以考虑使用USB与系统中其他MCU或CPU进行嵌入式连接。USB有内置的数据编码,能够减少电磁干扰和链路电源管理以实现高功效。USB还为有许多低级驱动程序的客户软件增加了灵活性。

USB Type-C协议的出现大大提高了USB的灵活性。USB Type-C可以创建充当USB主机或USB设备的外围设备,从而使系统能够以多种方式对不同类型的连接做出反应。USB Type-C有源多路复用器还可以确保接口配置正确,同时提供符合USB规范的信号完整性。

TUSB542 和TUSB1042I 等有源多路复用器应在您的标准Type-C设计中使用。USB Type-C还有利于在同一个接口上传输多种类型的高速数据,如DisplayPort、高清多媒体接口 、UART和其他视频或自定义接口。TUSB1146 和TUSB1064 对于系统启用其交替模式功能至关重要。

USB包括一种称为USB集线器的器件,它可以轻松地将一个端口转换为多个端口。TUSB4041I 、TUSB8041A 和TUSB8042A 等四端口高速USB集线器有助于增加可同时使用的设备数量。

传统正弦波CW生成的基于处理器的DDS技术要实现高性能指日可待。通过精心设计重构滤波器和模拟输出缓冲级,可以实现-120 dBc谐波失真系数。

基于DSP的NCO/DDS不只受到单信号音正弦波生成限制。通过使用具备合适的截止频率,且无其他硬件变更的优化AAF(贝塞尔或巴特沃兹),同样的DSP和DAC组合可用作高性能AWG来生成任何类型的波形,例如,完全合成可设置参数的多信号音正弦波(可以完全控制每个分量的相位和幅度)来实施IMD测试。


由于浮点算法对于要求高精度和/或高动态范围的应用至关重要,如今,低成本ADSP-21571 或SoCADSP-SC571 (ARM和SHARC)等SHARC+ DSP处理器实际上是业界的实时处理标准,支持最高10 MSPS的合计采样速率。

双SHARC内核和其硬件加速度计采用500 MHz时钟频率,可以提供高于5 Gflops的计算性能和数十个内部专用SRAM,后者是生成各种波形,以及实施复杂的分析处理需要的基本组成部分。

在实施精准的数字信号处理时,并非一定要系统性地使用硬件可编程解决方案。得益于ADI公司的CCES、VDSP++ C和C++编译器,以及全套仿真器和实时调试器,浮点处理器及其整个开发环境可以快速轻松地从仿真器(例如MATLAB)移植代码,以及快速实施调试。


(素材:chinaaet.如涉版权请联系删除)


在消费电子产品中到处都可以看到外部USB端口,但USB连接并不一定要在外部。如果您选择的MCU或CPU具有USB功能,也可以考虑使用USB与系统中其他MCU或CPU进行嵌入式连接。USB有内置的数据编码,能够减少电磁干扰和链路电源管理以实现高功效。USB还为有许多低级驱动程序的客户软件增加了灵活性。

USB Type-C协议的出现大大提高了USB的灵活性。USB Type-C可以创建充当USB主机或USB设备的外围设备,从而使系统能够以多种方式对不同类型的连接做出反应。USB Type-C有源多路复用器还可以确保接口配置正确,同时提供符合USB规范的信号完整性。

TUSB542 和TUSB1042I 等有源多路复用器应在您的标准Type-C设计中使用。USB Type-C还有利于在同一个接口上传输多种类型的高速数据,如DisplayPort、高清多媒体接口 、UART和其他视频或自定义接口。TUSB1146 和TUSB1064 对于系统启用其交替模式功能至关重要。

USB包括一种称为USB集线器的器件,它可以轻松地将一个端口转换为多个端口。TUSB4041I 、TUSB8041A 和TUSB8042A 等四端口高速USB集线器有助于增加可同时使用的设备数量。

传统正弦波CW生成的基于处理器的DDS技术要实现高性能指日可待。通过精心设计重构滤波器和模拟输出缓冲级,可以实现-120 dBc谐波失真系数。

基于DSP的NCO/DDS不只受到单信号音正弦波生成限制。通过使用具备合适的截止频率,且无其他硬件变更的优化AAF(贝塞尔或巴特沃兹),同样的DSP和DAC组合可用作高性能AWG来生成任何类型的波形,例如,完全合成可设置参数的多信号音正弦波(可以完全控制每个分量的相位和幅度)来实施IMD测试。


由于浮点算法对于要求高精度和/或高动态范围的应用至关重要,如今,低成本ADSP-21571 或SoCADSP-SC571 (ARM和SHARC)等SHARC+ DSP处理器实际上是业界的实时处理标准,支持最高10 MSPS的合计采样速率。

双SHARC内核和其硬件加速度计采用500 MHz时钟频率,可以提供高于5 Gflops的计算性能和数十个内部专用SRAM,后者是生成各种波形,以及实施复杂的分析处理需要的基本组成部分。

在实施精准的数字信号处理时,并非一定要系统性地使用硬件可编程解决方案。得益于ADI公司的CCES、VDSP++ C和C++编译器,以及全套仿真器和实时调试器,浮点处理器及其整个开发环境可以快速轻松地从仿真器(例如MATLAB)移植代码,以及快速实施调试。


(素材:chinaaet.如涉版权请联系删除)


热门点击

 

推荐技术资料

自制经典的1875功放
    平时我也经常逛一些音响DIY论坛,发现有很多人喜欢LM... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!