位置:51电子网 » 技术资料 » EDA/PLD

PCB设计与EMC

发布时间:2018/12/28 20:17:31 访问次数:362

    旁路和去耦:当器件工作时,时钟和数据信号脚上的信号电平按规律发生变化,此时, PC28F256M29EWHA去耦将提供给元件在时钟和数据变化期间正常工作的足够动态电压和电流。去耦是通过在信号线和电源平面间加一个低阻抗的电源来实现的。在频率升高到自谐振点之前,随着频率的提高,去耦电容的阻抗会越来越低。这样,高频噪声会有效地从信号线上泄放,余下的低频射频能量就没有什么影响了。最佳的实现效果可通过储能、旁路、去耦电容来达到。这些电容的值可通过特定的公式计算得到。另外,必须正确适当地选择电容的绝缘材料,而不是根据过去的用法和经验来随意选择。

     PCB设计与EMC:无论设各产生电磁干扰发射还是受到外界干扰的影响,或者电路之间产生相互干扰,PCB都是问题的核心,无论是PCB中的器件布局,还是PCB中的线路布线,都会对产品整体的EMC性能产生本质的影响。例如,接口连接器的仿真位置将影响共模

电流流经的方向,布线的路径将影响电路环路的大小。这些都是EMC的关键,因此设计好PCB对于保证设各的EMC性能具有重要的意义。PCB设计的目的就是减小PCB上电路产生的电磁辐射和对外界干扰的敏感性,减小PCB上电路之间的相互影响。器件、软件与频率抖动技术:电路由器件构成,但是器件的EMC性能往往被忽略掉, 其实器件的封装、上升沿、管退分布及器件本身的抗ESD能力都对器件所应用产品的EMC性能产生很大的影响。软件虽然不是输入EMC学科范畴,但是在有些情况下,利用软件提供的容错技术可以避开产品对外界干扰的影响。频率抖动技术是近年来流行的一种降低电路传导骚扰和辐射骚扰的技术,但是该技术也不是万无一失的。本书中的案例将详细说明频率抖动技术的实质及注意事项。

    旁路和去耦:当器件工作时,时钟和数据信号脚上的信号电平按规律发生变化,此时, PC28F256M29EWHA去耦将提供给元件在时钟和数据变化期间正常工作的足够动态电压和电流。去耦是通过在信号线和电源平面间加一个低阻抗的电源来实现的。在频率升高到自谐振点之前,随着频率的提高,去耦电容的阻抗会越来越低。这样,高频噪声会有效地从信号线上泄放,余下的低频射频能量就没有什么影响了。最佳的实现效果可通过储能、旁路、去耦电容来达到。这些电容的值可通过特定的公式计算得到。另外,必须正确适当地选择电容的绝缘材料,而不是根据过去的用法和经验来随意选择。

     PCB设计与EMC:无论设各产生电磁干扰发射还是受到外界干扰的影响,或者电路之间产生相互干扰,PCB都是问题的核心,无论是PCB中的器件布局,还是PCB中的线路布线,都会对产品整体的EMC性能产生本质的影响。例如,接口连接器的仿真位置将影响共模

电流流经的方向,布线的路径将影响电路环路的大小。这些都是EMC的关键,因此设计好PCB对于保证设各的EMC性能具有重要的意义。PCB设计的目的就是减小PCB上电路产生的电磁辐射和对外界干扰的敏感性,减小PCB上电路之间的相互影响。器件、软件与频率抖动技术:电路由器件构成,但是器件的EMC性能往往被忽略掉, 其实器件的封装、上升沿、管退分布及器件本身的抗ESD能力都对器件所应用产品的EMC性能产生很大的影响。软件虽然不是输入EMC学科范畴,但是在有些情况下,利用软件提供的容错技术可以避开产品对外界干扰的影响。频率抖动技术是近年来流行的一种降低电路传导骚扰和辐射骚扰的技术,但是该技术也不是万无一失的。本书中的案例将详细说明频率抖动技术的实质及注意事项。

相关技术资料
12-28PCB设计与EMC

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!