理论分析与计算
发布时间:2018/3/8 21:03:00 访问次数:428
DDFs技术分析:直接数字频率合成lDDF⑴技术,其组成为地址发生器、存储器(RAM)、S-50M-2.54-14数模转换器(DAC)及低通滤波器GPD。采用这种纯数字化的方法,产生的信号频率准确,频率分辨率高。本设计对每个波形周期抽取32个样点,将这些点所对应的样值存储到存储器中,然后用地址发生器即二进制计数器的低5位Q0~Q4作为地址去寻址RAM。这样RAM对应地址的样值经过高速D/A转换器TLC759zI进行D/A转换就可以得到阶梯波形。只要改变计数器的输入脉冲频率,就可以改变RAM数据的输出频率,而控制输出波形的频率就可以得到控制。然后用低通滤波器对阶梯波进行滤波就可得到平滑的波形。由于一个周期取32个样点,最小步进4Hz,因此如果计数器的计数脉冲频率为128Hz,D/A转换器就会输出4Hz的波形。所以,若要得到频率为Ⅳ(Ⅳ为4的倍数)赫兹的波形,只要输入频率为32×Ⅳ(H㈥的计数脉冲即可。例如要得到100kHz,计数脉冲频率应为32MHz。
DDFs技术分析:直接数字频率合成lDDF⑴技术,其组成为地址发生器、存储器(RAM)、S-50M-2.54-14数模转换器(DAC)及低通滤波器GPD。采用这种纯数字化的方法,产生的信号频率准确,频率分辨率高。本设计对每个波形周期抽取32个样点,将这些点所对应的样值存储到存储器中,然后用地址发生器即二进制计数器的低5位Q0~Q4作为地址去寻址RAM。这样RAM对应地址的样值经过高速D/A转换器TLC759zI进行D/A转换就可以得到阶梯波形。只要改变计数器的输入脉冲频率,就可以改变RAM数据的输出频率,而控制输出波形的频率就可以得到控制。然后用低通滤波器对阶梯波进行滤波就可得到平滑的波形。由于一个周期取32个样点,最小步进4Hz,因此如果计数器的计数脉冲频率为128Hz,D/A转换器就会输出4Hz的波形。所以,若要得到频率为Ⅳ(Ⅳ为4的倍数)赫兹的波形,只要输入频率为32×Ⅳ(H㈥的计数脉冲即可。例如要得到100kHz,计数脉冲频率应为32MHz。